亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

工業(yè)(yè)領(lǐng)(lǐng)域

  • 安規(guī)X電容與Y電容的計(jì)算設(shè)計(jì)

    安規(guī)方面 X電容與Y電容的設(shè)計(jì)與計(jì)算方法

    標(biāo)簽: 安規(guī) X電容 Y電容 計(jì)算

    上傳時間: 2013-05-31

    上傳用戶:gjzeus

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個ADC測試過程的并行化和實(shí)時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實(shí)現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進(jìn)行并行測試。    本研究通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實(shí)現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實(shí)現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進(jìn)行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對WM8731L片內(nèi)2個被測.ADC并行地進(jìn)行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內(nèi)實(shí)時評估算法的實(shí)現(xiàn)節(jié)省了測試樣本傳輸至自動測試機(jī)PC端的時間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進(jìn)一步提高。該方法可用于自動測試機(jī)的混合信號選項(xiàng)卡或測試子系統(tǒng)。

    標(biāo)簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

  • 基于FPGA的工頻干擾實(shí)時濾波技術(shù)

    生物醫(yī)學(xué)信號是源于一個生物系統(tǒng)的一類信號,像心音、腦電、生物序列和基因以及神經(jīng)活動等,這些信號通常含有與生物系統(tǒng)生理和結(jié)構(gòu)狀態(tài)相關(guān)的信息,它們對這些系統(tǒng)狀態(tài)的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫(yī)學(xué)研究的準(zhǔn)確性,如何有效地從強(qiáng)噪聲背景中提取有用的生物醫(yī)學(xué)信號是信號處理技術(shù)的重要問題。    設(shè)計(jì)自適應(yīng)濾波器對帶有工頻干擾的生物醫(yī)學(xué)信號進(jìn)行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫(yī)學(xué)信號具有信號弱、噪聲強(qiáng)、頻率范圍較低、隨機(jī)性強(qiáng)等特點(diǎn)。由于心電(electrocardiogram,ECG)信號的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號高,便于準(zhǔn)確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。    本研究將新的電子芯片技術(shù)與現(xiàn)代信號處理技術(shù)相結(jié)合,從過去單一的軟件算法研究,轉(zhuǎn)向軟件與硬件結(jié)合,從而提高自適應(yīng)速度和精度,而且可以使系統(tǒng)的開發(fā)周期縮短、成本降低、容易升級和變更。    采用現(xiàn)場可編程邏輯器件(Field Programmable Gate Array,F(xiàn)PGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉(zhuǎn)換為常用的適合于FPGA芯片的定點(diǎn)數(shù)算法,研究中詳細(xì)分析了定點(diǎn)數(shù)的量化效應(yīng)對自適應(yīng)噪聲消除器的影響,以及對浮點(diǎn)數(shù)算法和定點(diǎn)數(shù)算法的復(fù)合自適應(yīng)濾波器的各種參數(shù)的選擇,如步長因子和字長選擇。研究中以定點(diǎn)數(shù)算法中的步長因子和字長選擇,作為FPGA設(shè)計(jì)的基礎(chǔ),利用串并結(jié)合的硬件結(jié)構(gòu)實(shí)現(xiàn)自適應(yīng)濾波器,并得到了預(yù)期的效果,準(zhǔn)確提取改善后的ECG信號。    研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點(diǎn)數(shù)情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點(diǎn)數(shù)情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善效果和采用硬件的經(jīng)濟(jì)性,確定最佳的定點(diǎn)數(shù)。并了解LMS算法中步長因子、定點(diǎn)數(shù)字長值對信號信噪比、收斂速度和硬件經(jīng)濟(jì)性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應(yīng)該采用什么樣的μ值和什么樣的定點(diǎn)數(shù)才能對原始ECG的改善和以后的硬件實(shí)現(xiàn)取得最佳的效果,并根據(jù)所得到的數(shù)據(jù)和結(jié)果,在FPGA上實(shí)現(xiàn)自適應(yīng)濾波器,使自適應(yīng)濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。

    標(biāo)簽: FPGA 工頻干擾 濾波技術(shù)

    上傳時間: 2013-04-24

    上傳用戶:gzming

  • 人件集:人性化的軟件開發(fā)(中文版 Larry L.Constantine 著)

    ·人件集:人性化的軟件開發(fā)(中文版 Larry L.Constantine 著)

    標(biāo)簽: nbsp Constantine Larry 軟件開發(fā)

    上傳時間: 2013-04-24

    上傳用戶:hmy2st

  • 全雙工無線互動MP3播放器

    2005年上海市高校學(xué)生嵌入式系統(tǒng)創(chuàng)新設(shè)計(jì)競賽獲獎作品,論文摘要:該系統(tǒng)是基于ETOMS公司的USBICE開發(fā)平臺設(shè)計(jì)而成的全雙工無線互動MP3播放器,并兼有曲目名語音提示功能,由兩個MCU完成對整個系統(tǒng)的全局控制。通過ET44M210開發(fā)板的USB應(yīng)用接口設(shè)計(jì)U盤,將MP3文件從PC下載到MP3播放器(發(fā)送子系統(tǒng))的FLASH,接收子系統(tǒng))通過MCU的SPI接口并結(jié)合利用VLSISolution公司的VS1001KMP3解碼芯片和中科大訊飛的XF S3231B CN語音合成板卡分別完成對MP3數(shù)據(jù)流的解碼以及對MP3文件標(biāo)題信息的語音合成兩項(xiàng)主要功能。利用2.4GHzRFW102無線收發(fā)模塊以支持所有相關(guān)數(shù)據(jù)的發(fā)送和接收,此外在接收端設(shè)計(jì)了多個功能按鍵以實(shí)現(xiàn)鍵盤可控的全雙工無線互動。

    標(biāo)簽: MP3 全雙工 無線 播放器

    上傳時間: 2013-06-29

    上傳用戶:cc1015285075

  • 三相異步電動機(jī)Y-△起動控制(Flash)

    ·三相異步電動機(jī)Y-△起動控制(Flash)

    標(biāo)簽: Flash 三相異步電動機(jī) 起動 控制

    上傳時間: 2013-04-24

    上傳用戶:hhkpj

  • 智能SD卡座規(guī)范

    智能SD卡座規(guī)範(fàn),智能SD卡又名SIMT卡、NFC TF卡、NFC Micro SD卡,可應(yīng)用于近場通訊,移動支付領(lǐng)域,目前由銀聯(lián)主導(dǎo)推行

    標(biāo)簽: SD卡

    上傳時間: 2013-07-17

    上傳用戶:515414293

  • 異步FIFO是用來適配不同異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時鐘域之間的數(shù)據(jù)無損傳輸

    異步FIFO是用來適配不同時鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時鐘域之間的數(shù)據(jù)無損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),使得整個系統(tǒng)可靠性高和抗干擾能力強(qiáng),系統(tǒng)可以工作在讀寫時鐘頻率漂移達(dá)到正負(fù)300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴(kuò)充性。

    標(biāo)簽: FIFO GRAY RAM 適配

    上傳時間: 2013-08-08

    上傳用戶:13817753084

  • GF_2_m_域乘法器的快速設(shè)計(jì)及FPGA實(shí)現(xiàn)

    GF_2_m_域乘法器的快速設(shè)計(jì)及FPGA實(shí)現(xiàn),對于rs編翼碼的理解和設(shè)計(jì)有幫助

    標(biāo)簽: FPGA GF 乘法器

    上傳時間: 2013-08-16

    上傳用戶:tangsiyun

  • FPGA輸出數(shù)據(jù)的時頻域分析GUI界面

    FPGA輸出數(shù)據(jù)的時頻域分析GUI界面,\r\n可觀察信號的時域頻域波形,星座圖眼圖等特性

    標(biāo)簽: FPGA GUI 輸出數(shù)據(jù) 頻域分析

    上傳時間: 2013-08-27

    上傳用戶:ommshaggar

主站蜘蛛池模板: 贵定县| 安化县| 建水县| 北辰区| 朝阳区| 凌海市| 日照市| 金乡县| 涞源县| 广德县| 稻城县| 措美县| 广宗县| 巴里| 青海省| 田阳县| 昌宁县| 洛浦县| 农安县| 建湖县| 青神县| 博乐市| 冷水江市| 阿克陶县| 张家港市| 北票市| 海淀区| 中超| 亳州市| 白朗县| 渭南市| 阜宁县| 奇台县| 琼海市| 青河县| 临沂市| 东乡| 汤阴县| 禄劝| 满洲里市| 潜江市|