亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

延時分析

  • 利用神經網絡分析方法對一個給定信號的兩端進行延拓

    利用神經網絡分析方法對一個給定信號的兩端進行延拓,在數據的兩端各得到兩個附加的極大值點和兩個附加的極小值點.由此利用三次樣條函數得到原始信號的上下包絡線和平均包絡線,實現了準確的EMD分解.

    標簽: 神經網絡 分析方法 信號

    上傳時間: 2017-09-01

    上傳用戶:daguda

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 精密延時電路在UWB雷達發射機

    超寬帶沖激雷達是一種新體制雷達,其發射信號是無高頻載頻,寬度僅為納秒級的沖激脈沖。得益于這種特殊的發射信號,超寬帶沖激雷達具有優異的探測性能和廣泛的應用前景。自然地,對于發射機的研究,在超寬帶沖激雷達研究領域有著極其重要的地位。本文在超寬帶沖激雷達實驗系統的基礎上,對其發射機進行了深入研究,主要內容如下: 1、介紹了超寬帶沖激雷達發射機,尤其是脈沖源的原理及設計。 2、分析了決定超寬帶沖激雷達探測距離的因素。在此基礎上尋求通過提高發射信號脈沖重復頻率來增大發射機的能量輸出;提出了一種提高脈沖重復頻率的方法。設計了基于現場可編程門陣列的延時控制電路,對提高脈沖重復頻率予以工程實現。 3、提出了超寬帶沖激雷達波束掃描的實現方法:通過精密控制各發射機脈沖源觸發時間,在各路發射信號之間產生一定的延時。設計了運用現場可編程門陣列實現這種控制的精密延時電路。

    標簽: UWB 精密 延時電路 雷達發射機

    上傳時間: 2013-08-05

    上傳用戶:564708051@qq.com

  • 使用時鐘PLL的源同步系統時序分析

    使用時鐘PLL的源同步系統時序分析一)回顧源同步時序計算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數的意義:Etch Delay:與常說的飛行時間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結果的后處理得來。請看下面圖示:圖一為實際電路,激勵源從輸出端,經過互連到達接收端,傳輸延時如圖示Rmin,Rmax,Fmin,Fmax。圖二為對應輸出端的測試負載電路,測試負載延時如圖示Rising,Falling。通過這兩組值就可以計算得到Etch Delay 的最大和最小值。

    標簽: PLL 時鐘 同步系統 時序分析

    上傳時間: 2013-11-05

    上傳用戶:VRMMO

  • 一種低延時片上網絡路由器的設計與實現

    通過分析流水線結構和單周期結構的片上網絡路由器,提出了一種低延時片上網絡路由器的設計,并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工藝進行流片驗證。芯片測試結果表明,該路由器可以在300 MHz時鐘頻率下工作,并且在相同負載下,與其他結構的路由器相比較,其能夠在較低延時下完成數據包傳送功能。

    標簽: 低延時 片上網絡 路由器

    上傳時間: 2014-12-28

    上傳用戶:bakdesec

  • 基于NS2仿真的IP網絡性能分析

    采用網絡模擬仿真方法,選用NS2仿真軟件模擬IP網絡運行。編程實現四種典型的網絡拓撲結構:總線型、星型、環型、網型,選取網絡傳輸中的數據包延時、延時抖動、丟包率以及吞吐量等關鍵性能指標為實驗采集對象。通過大量的仿真實驗數據分析不同拓撲類型對IP網絡性能產生的不同影響。

    標簽: NS2 IP網絡 仿真 性能分析

    上傳時間: 2013-12-23

    上傳用戶:chongchongsunnan

  • 基于分數時延的寬帶數字陣列波束形成

    為實現寬帶數字陣列各陣元傳輸時延的精確補償,引入分數時延濾波器。通過對一種分數時延濾波器設計方法及寬帶數字陣波束形成原理的分析,提出針對有載波寬帶雷達信號的接收波束形成實現結構。

    標簽: 分數 時延 寬帶 數字陣列

    上傳時間: 2013-10-21

    上傳用戶:青春給了作業95

  • 第三章列出了Windows CE執行緒在排程時的幾個主要函數

    第三章列出了Windows CE執行緒在排程時的幾個主要函數,在本章中將藉著分析這些函數的流程,來了解執行緒在排程過程中的行為。本章所節選的程式碼全部來自[CEROOT]\PRIVATE\WINCEOS\COREOS\NK\KERNEL目錄下的 schedule.c檔

    標簽: Windows

    上傳時間: 2015-07-01

    上傳用戶:xiaodu1124

  • 本文通過分析低軌道衛星路由的特點、目標

    本文通過分析低軌道衛星路由的特點、目標,結合衛星網絡的拓撲結構和運行規律,分別對有無星際鏈路(ISL)的衛星通信系統,提出相應的路由策略: 最小延時路由算法、通信量和拓撲自適應的路由算法

    標簽: 軌道衛星 路由

    上傳時間: 2013-12-15

    上傳用戶:dyctj

  • ns2中的trace分析腳本

    ns2中的trace分析腳本,用于網絡仿真,吞吐量,延時,抖動率的分析

    標簽: trace ns2 腳本

    上傳時間: 2016-03-06

    上傳用戶:253189838

主站蜘蛛池模板: 钦州市| 平舆县| 津南区| 肥乡县| 威宁| 千阳县| 林州市| 伊通| 北安市| 绥阳县| 辰溪县| 交口县| 揭东县| 石门县| 吉安市| 武义县| 敦煌市| 汉寿县| 晋江市| 唐海县| 中卫市| 尚志市| 富阳市| 綦江县| 舟曲县| 福鼎市| 甘孜| 温州市| 莒南县| 聂荣县| 彰化市| 大丰市| 湖北省| 衡山县| 吴川市| 阜平县| 郧西县| 滨州市| 孙吴县| 剑河县| 青州市|