亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

循環(huán)(huán)移位

  • 基于FPGA的擴頻信號發(fā)生器

    本文以直接頻率合成和偽隨機碼的設(shè)計與實現(xiàn)為中心,對擴頻通信的基本理論、信號源的總體結(jié)構(gòu)、載波調(diào)制、濾波器設(shè)計等問題進行了深入的分析和研究,并給出了模塊的硬件實現(xiàn)方案。 首先介紹了FPGA技術(shù)的發(fā)展和應(yīng)用,包括VHDL語言的基本語法結(jié)構(gòu)和FPGA器件的開發(fā)設(shè)計流程等等。詳細(xì)地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成器(DDS)實現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統(tǒng)的擴頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴頻碼。分別給出并分析了相應(yīng)的FPGA硬件實現(xiàn)電路。 對于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進制相移鍵控相位選擇法并相應(yīng)作了硬件實現(xiàn)。分析與研究了射頻寬帶濾波器應(yīng)具有的傳輸特性,通過分析巴特沃思濾波器、切比雪夫濾波器、橢圓濾波器和貝塞爾濾波器這幾種濾波器的頻譜特性,設(shè)計了發(fā)生器射頻寬帶濾波器。最后給出具體設(shè)計實現(xiàn)了的信號發(fā)生器的輸出波形。

    標(biāo)簽: FPGA 擴頻信號 發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:greethzhang

  • 海事衛(wèi)星突發(fā)信號位同步檢測

    碼元定時恢復(fù)(位同步)技術(shù)是數(shù)字通信中的關(guān)鍵技術(shù)。位同步信號本身的抖動、錯位會直接降低通信設(shè)備的抗干擾性能,使誤碼率上升,甚至?xí)箓鬏斣獾酵耆茐摹S绕鋵τ谕话l(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數(shù)據(jù)接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機中位同步方法,并予以實現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎(chǔ)上著重研究了位同步的系統(tǒng)結(jié)構(gòu)、碼元定時恢復(fù)算法以及衡量系統(tǒng)性能的各項指標(biāo),為后續(xù)工作奠定了基礎(chǔ)。 首先根據(jù)衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調(diào)制方式和幀結(jié)構(gòu)做了細(xì)致的分析,并在Agilent ADS中進行了仿真。 在此基礎(chǔ)上提出了一種充分利用報頭前導(dǎo)比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準(zhǔn)地完成短突發(fā)形式下的位同步,并在FPGA上予以實現(xiàn),效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數(shù)據(jù)進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現(xiàn)了插值環(huán)路的位同步算法,進行了Matlab仿真和FPGA實現(xiàn)。并在插值環(huán)路的基礎(chǔ)上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現(xiàn)。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進行了理論研究、算法設(shè)計以及硬件實現(xiàn)的全過程,滿足系統(tǒng)要求。

    標(biāo)簽: 海事衛(wèi)星 信號 位同步 檢測

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • matlab中移相變壓器模型

    matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度

    標(biāo)簽: matlab 移相變壓器 模型

    上傳時間: 2013-07-31

    上傳用戶:萬有引力

  • 船用導(dǎo)航雷達數(shù)字信號處理設(shè)計

    當(dāng)今的船用導(dǎo)航雷達具有數(shù)字化、多功能、高性能、多接口、網(wǎng)絡(luò)化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產(chǎn)品更新周期短。要同時滿足上述需求,高集成度的器件應(yīng)用是必須的。同時開發(fā)周期要短,需求軟件的可移植性要強,并且是模塊化設(shè)計,現(xiàn)場可編程門陣列器件(FPGA)已經(jīng)成為設(shè)計首選。 現(xiàn)場可編程門陣列是基于通過可編程互聯(lián)連接的可配置邏輯塊(CLB)矩陣的可編程半導(dǎo)體器件。與為特殊設(shè)計而定制的專用集成電路(ASIC)相對,F(xiàn)PGA可以針對所需的應(yīng)用或功能要求進行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設(shè)計的演化進行重編程。CLB是FPGA內(nèi)的基本邏輯單元。實際數(shù)量和特性會依器件的不同而不同,但是每個CLB都包含一個由4或6個輸入、一些選型電路(多路復(fù)用器等)和觸發(fā)器組成的可配置開關(guān)矩陣。開關(guān)矩陣是高度靈活的,可以進行配置以便處理組合邏輯、移位寄存器或RAM。當(dāng)今的FPGA已經(jīng)遠遠超出了先前版本的基本性能,并且整合了常用功能(如RAM、時鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設(shè)計的強大軟件平臺、IP核、在線升級可滿足需求。 本文介紹了基于FPGA實現(xiàn)船用導(dǎo)航雷達數(shù)字信號處理的設(shè)計,這是一個具體的、已經(jīng)完成并進行小批量生產(chǎn)的產(chǎn)品,對指導(dǎo)實踐具有一定意義。

    標(biāo)簽: 導(dǎo)航雷達 數(shù)字信號處理

    上傳時間: 2013-04-24

    上傳用戶:稀世之寶039

  • 基于FPGA的GPS定位信息處理系統(tǒng)設(shè)計

    隨著GPS(Global Positioning System)技術(shù)的不斷發(fā)展和成熟,其全球性、全天候、低成本等特點使得GPS接收機的用戶數(shù)量大幅度增加,應(yīng)用領(lǐng)域越來越廣。但由于定位過程中各種誤差源的存在,單機定位精度受到影響。目前常從兩個方面考慮減小誤差提高精度:①用高精度相位天線、差分技術(shù)等通過提高硬件成本獲取高精度;②針對誤差源用濾波算法從軟件方面實現(xiàn)精度提高。兩種方法中,后者相對于前者在滿足精度要求的前提下節(jié)約成本,而且便于系統(tǒng)融合,是應(yīng)用于GPS定位的系統(tǒng)中更有前景的方法。但由于在系統(tǒng)中實現(xiàn)定位濾波算法需要時間,傳統(tǒng)CPU往往不能滿足實時性的要求,而FPGA以其快速并行計算越來越受到青睞。    本文在FPGA平臺上,根據(jù)“先時序后電路”的設(shè)計思想,由同步?jīng)]計方法以及自頂向下和自下而上的混合設(shè)計方法實現(xiàn)系統(tǒng)的總體設(shè)計。從GPS-OEM板輸出的定位信息的接收到定位結(jié)果的坐標(biāo)變換,最終到kalman濾波遞推計算減小定位誤差,實現(xiàn)實時、快速、高精度的GPS定位信息采集處理系統(tǒng),為GPS定位數(shù)據(jù)的處理方法做了新的嘗試,為基于FPGA的GPS嵌入式系統(tǒng)的開發(fā)奠定了基礎(chǔ)。具體工作如下:    基于FPGA設(shè)計了GPS定位數(shù)據(jù)的正確接收和顯示,以及經(jīng)緯度到平面坐標(biāo)的投影變換。根掘GPS輸出信息標(biāo)準(zhǔn)和格式,通過串口接收模塊實現(xiàn)串口數(shù)掘的接收和經(jīng)緯度信息提取,并通過LCD實時顯示。在提取信息的同時將數(shù)據(jù)格式由ASCⅡ碼轉(zhuǎn)變?yōu)槭M制整數(shù)型,實現(xiàn)利用移位和加法運算達到代替乘法運算的效果,從而減少資源的利用率。在坐標(biāo)轉(zhuǎn)換過程中,利用查找表的方法查找轉(zhuǎn)化時需要的各個參數(shù)值,并將該參數(shù)先轉(zhuǎn)為雙精度浮點小數(shù),再進行坐標(biāo)轉(zhuǎn)換。根據(jù)高斯轉(zhuǎn)化公式的規(guī)律將公式簡化成只涉及加法和乘法運算,以此簡化公式運算量,達到節(jié)省資源的目的。    卡爾曼濾波器的實現(xiàn)。首先分析了影響定位精度的各種誤差因素,將各種誤差因素視為一階馬爾科夫過程的總誤差,建立了系統(tǒng)狀態(tài)方程、觀測方程和濾波方程,并基于分散濾波的思想進行卡爾曼濾波設(shè)計,并通過Matlab進行仿真。結(jié)果表明,本文設(shè)計的卡爾曼濾波器收斂性好,定位精度高、估計誤差小。在仿真基礎(chǔ)上,實現(xiàn)基于FPGA的卡爾曼濾波計算。在滿足實時性的基礎(chǔ)上,通過IP核、模塊的分時復(fù)用和樹狀結(jié)構(gòu)節(jié)省資源,實現(xiàn)數(shù)據(jù)卡爾曼濾波,達到提高數(shù)據(jù)精度的效果。    設(shè)計中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676為硬件平臺,采用Verilog HDL硬件描述語言實現(xiàn),利用Xilinx公司的ISE10.1工具布局布線,一共使用44438個邏輯資源,時鐘頻率達到100MHZ以上,滿足實時性信號處理要求,在保證精度的前提下達到資源最優(yōu)。Modelsim仿真驗證了該設(shè)計的正確性。

    標(biāo)簽: FPGA GPS 定位 信息處理

    上傳時間: 2013-04-24

    上傳用戶:二驅(qū)蚊器

  • H264視頻編碼器幀內(nèi)預(yù)測系統(tǒng)設(shè)計

    H.264視頻編解碼標(biāo)準(zhǔn)以其高壓縮比、高圖像質(zhì)量、良好的網(wǎng)絡(luò)適應(yīng)性等優(yōu)點在數(shù)字電視廣播、網(wǎng)絡(luò)視頻流媒體傳輸、視頻實時通信等許多方面得到了廣泛應(yīng)用。提高H.264幀內(nèi)預(yù)測的速度,對于實時性要求較高的場合具有重大的意義。為此,論文在總結(jié)國內(nèi)外相關(guān)研究的基礎(chǔ)上,針對H.264幀內(nèi)預(yù)測的軟件實現(xiàn)具有運算量大、實時性差等缺點,提出了一種基于FPGA的高并行、多流水線結(jié)構(gòu)的幀內(nèi)預(yù)測算法的硬件實現(xiàn)。    論文在詳細(xì)闡述H.264幀內(nèi)預(yù)測編碼技術(shù)的基礎(chǔ)上,分析了17種預(yù)測模式算法,通過Matlab仿真建模,直觀地給出了預(yù)測模式的預(yù)測效果,并在JM12.2官方驗證平臺上測試比較各種預(yù)測模式對編碼性能的影響,以此為根據(jù)對幀內(nèi)預(yù)測模式進行裁剪。接著論文提出了基于FPGA的幀內(nèi)預(yù)測系統(tǒng)的設(shè)計方案,將前段采集劍的RGB圖像通過色度轉(zhuǎn)換模塊轉(zhuǎn)換成YCbCr圖像,存入片外SDRAM中,控制模塊負(fù)責(zé)讀寫數(shù)掘送入幀內(nèi)預(yù)測模塊進行處理。幀內(nèi)預(yù)測模塊中,采用一種并行結(jié)構(gòu)的可配置處理單元,即先求和再移位最后限幅的電路結(jié)構(gòu),來計算各預(yù)測模式下的預(yù)測值,極大地減小了預(yù)測電路的復(fù)雜度。針對預(yù)測模式選擇算法,論文采用多模式并行運算的方法,即多個結(jié)構(gòu)相同的殘差計算模塊,同時計算各種預(yù)測模式對應(yīng)的SATD值,充分發(fā)揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線設(shè)計提高硬件的工作效率。最后,論文設(shè)計了LCD顯示模塊直觀地顯示所得到的最佳預(yù)測模式。    整個幀內(nèi)預(yù)測系統(tǒng)被劃分成多個功能模塊,采用層次化、模塊化的設(shè)計思想,并采用流水線結(jié)構(gòu)和乒乓操作來提高系統(tǒng)的并行性、運行速度和總線利用率。所有模塊用Verilog語言設(shè)計,由Modelsim仿真和集成開發(fā)環(huán)境ISE9.1綜合。仿真與綜合結(jié)果表明,系統(tǒng)時鐘頻率最高達到106.7MHz。該設(shè)計在完成功能的基礎(chǔ)上,能夠較好地滿足實時性要求。論文對于研究基于FPGA的H.264視頻壓縮編碼系統(tǒng)進行了有益的探索,具有一定的實用價值。

    標(biāo)簽: H264 視頻編碼器 幀內(nèi)預(yù)測 系統(tǒng)設(shè)計

    上傳時間: 2013-07-21

    上傳用戶:ABCD_ABCD

  • 大量常用優(yōu)秀程序源代碼和說明

    單片機方面大量常用優(yōu)秀源代碼和說明 ACM-12864漢字液晶顯示驅(qū)動程序 Ad_da轉(zhuǎn)換 ADC0809 adc2051 AD轉(zhuǎn)換類 C51_table DES算法演示 I2c總線 IIC LED顯示 編程規(guī)范與范例 步進電機 查表 串行通信 打印 代碼運算類 代碼轉(zhuǎn)換 單片機經(jīng)驗談 單片機直接驅(qū)動液晶顯示 電機pwm控制 電機控制 定浮點子程序庫 定時與中斷 二進制數(shù)運算 匯編與c的銜接 鍵盤掃描程序 鍵盤與顯示 交通燈 抗干擾 濾波 排序 排序類 頻率計 軟件工程 實用子程序 數(shù)字多用表 數(shù)字頻率計 通訊 顯示子程序 延時 移位除 音樂 應(yīng)用類 源程序 在線下載器源程序 中斷應(yīng)用 自動往返小汽車 51單片機子程序.exe AT90S8515打鈴程序.

    標(biāo)簽: 程序 源代碼

    上傳時間: 2013-04-24

    上傳用戶:sdq_123

  • FPGA測試方法研究

    FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計,通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進行配置編程,使得開關(guān)盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規(guī)模電路進行了驗證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進行了嚴(yán)格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結(jié)合SLICE內(nèi)部兩個LC的連接關(guān)系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。

    標(biāo)簽: FPGA 測試 方法研究

    上傳時間: 2013-06-29

    上傳用戶:Thuan

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 基于FPGA的可編程m序列發(fā)生器的實現(xiàn)

    · 摘要:  本文研究了由線性反饋移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并對LFSR電路結(jié)構(gòu)作了改進,利用基于現(xiàn)代DSP技術(shù)的DSP Builder軟件,設(shè)計了一種周期、相位可調(diào)的m序列發(fā)生器.經(jīng)調(diào)試與仿真,結(jié)果表明該方法硬件結(jié)構(gòu)簡單、開發(fā)周期短,為系統(tǒng)設(shè)計或測試帶來很大的便利.  

    標(biāo)簽: FPGA 可編程 發(fā)生器 序列

    上傳時間: 2013-07-18

    上傳用戶:fuzhoulinzexu

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美高清视频一二三区| 欧美中文字幕久久| 亚洲免费在线观看| 欧美日韩在线播| 亚洲最新中文字幕| 国产精品激情| 欧美一区二区视频97| 国产一区日韩一区| 欧美成人一区二区| 亚洲视频专区在线| 国产尤物精品| 欧美精品一区二| 午夜欧美不卡精品aaaaa| 黄色成人在线免费| 欧美另类变人与禽xxxxx| 亚洲在线国产日韩欧美| 伊人成人在线视频| 欧美三区视频| 久久久久久久久久看片| 一个色综合导航| 国内精品久久久久久影视8| 欧美黄色网络| 久久精品国产99| 中日韩午夜理伦电影免费| 国产一区白浆| 欧美性色aⅴ视频一区日韩精品| 欧美在线一二三区| 99re6热在线精品视频播放速度| 国产精品视频一区二区高潮| 欧美成人四级电影| 久久精品国产在热久久 | 亚洲成人在线网站| 国产精品美女久久久久av超清| 久久久精品午夜少妇| 一本色道久久综合狠狠躁篇的优点 | 亚洲日本乱码在线观看| 国产精品自拍视频| 欧美三级电影一区| 欧美久久久久免费| 欧美va亚洲va国产综合| 久久人人爽人人爽爽久久| 亚洲欧美999| 99国产精品久久久久久久久久| 亚洲成人影音| 激情综合视频| 极品少妇一区二区三区精品视频 | 亚洲国产美国国产综合一区二区| 国产精品一区二区久久| 国产精品久久久久久久电影| 欧美日韩视频专区在线播放 | 欧美久色视频| 免费看亚洲片| 免费成人性网站| 久久久亚洲综合| 久久久久久电影| 久久精品在线免费观看| 久久精品视频在线| 久久精品国产综合精品| 久久精品日产第一区二区| 欧美在线免费| 久久女同互慰一区二区三区| 久久久久久久久久久久久女国产乱 | 国产精品视频免费一区| 欧美视频在线观看免费网址| 欧美日韩的一区二区| 欧美日韩免费在线观看| 欧美巨乳波霸| 欧美有码在线观看视频| 免费人成网站在线观看欧美高清| 久久久久久久久久看片| 国产亚洲观看| 国产精品久久久久久久第一福利 | 午夜精品视频一区| 午夜免费在线观看精品视频| 性欧美xxxx视频在线观看| 欧美在线观看一区二区三区| 欧美在线三级| 鲁鲁狠狠狠7777一区二区| 欧美激情亚洲国产| 欧美肉体xxxx裸体137大胆| 国产精品久久久久久久9999| 国产日本亚洲高清| 在线观看视频免费一区二区三区| 亚洲七七久久综合桃花剧情介绍| 夜夜夜久久久| 久久精品一级爱片| 欧美精品成人91久久久久久久| 欧美性做爰猛烈叫床潮| 国产一区香蕉久久| 亚洲欧洲精品天堂一级| 亚洲欧美日韩国产综合在线| 久久亚洲不卡| 国产精品久久一区主播| 在线观看不卡| 亚洲一区二区三区在线观看视频| 久久精品综合一区| 欧美人妖另类| 在线观看日韩www视频免费| 亚洲午夜在线观看| 欧美不卡视频| 国产日产欧美精品| 99在线精品视频在线观看| 久久电影一区| 国产精品久久国产三级国电话系列| 伊人久久婷婷| 性8sex亚洲区入口| 欧美日产在线观看| 亚洲成色精品| 欧美资源在线观看| 国产精品成人久久久久| 亚洲另类黄色| 麻豆精品一区二区综合av| 国产日韩高清一区二区三区在线| 日韩视频在线播放| 免费在线日韩av| 狠狠色丁香婷婷综合久久片| 香蕉久久夜色| 国产精品欧美日韩| 一区二区三区蜜桃网| 欧美精品少妇一区二区三区| 亚洲黄色在线看| 玖玖玖国产精品| 伊人成年综合电影网| 久久免费视频在线| 黑人中文字幕一区二区三区 | 久久精品国产精品亚洲| 国产精品久久99| 亚洲性图久久| 国产精品久久久久久久久久免费看 | 欧美国产一区二区三区激情无套| 国产香蕉久久精品综合网| 亚洲影院一区| 国产精品欧美一区二区三区奶水| 亚洲视频电影在线| 国产精品jvid在线观看蜜臀| 亚洲网站视频福利| 国产精品美女999| 亚洲欧美国产77777| 国产精品视频久久久| 亚洲欧美日韩一区二区三区在线观看 | 亚洲午夜免费视频| 欧美性生交xxxxx久久久| 99国产一区| 欧美网站在线| 亚洲一区二区3| 国产精品美女999| 亚洲欧美99| 国产综合色在线| 久久久噜噜噜久久狠狠50岁| 激情综合中文娱乐网| 老色鬼精品视频在线观看播放| 激情亚洲成人| 欧美成人乱码一区二区三区| 亚洲另类在线一区| 国产精品免费看| 久久美女艺术照精彩视频福利播放| 怡红院精品视频在线观看极品| 国产中文一区| 欧美精品高清视频| 亚洲尤物影院| 在线看国产日韩| 欧美日韩国产bt| 欧美一区观看| 亚洲日本成人在线观看| 国产精品一区免费视频| 久久综合色天天久久综合图片| 亚洲欧洲一区| 国产人久久人人人人爽| 欧美大片免费| 欧美在线啊v| 亚洲人成在线免费观看| 欧美激情久久久| 久久国产高清| 在线亚洲成人| 尹人成人综合网| 国产精品美女视频网站| 老司机精品久久| 亚洲一区二区三区成人在线视频精品 | 99re66热这里只有精品3直播| 国产欧美精品xxxx另类| 欧美久久影院| 久久综合亚州| 欧美在线亚洲| 亚洲尤物在线视频观看| 亚洲精品久久视频| 国产最新精品精品你懂的| 欧美日韩国产综合久久| 鲁鲁狠狠狠7777一区二区| 亚洲欧美日韩一区在线观看| 亚洲精品视频啊美女在线直播| 国产亚洲人成网站在线观看| 欧美午夜www高清视频| 欧美韩日一区二区三区| 久久久久.com| 久久精品卡一| 欧美一区二区成人6969| 亚洲永久免费观看| 99精品国产在热久久| 91久久香蕉国产日韩欧美9色| 国产亚洲激情在线|