以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
標簽: FPGA DDS IP核 設計方案
上傳時間: 2013-12-22
上傳用戶:forzalife
對高速PCB中的微帶線在多種不同情況下進行了有損傳輸的串擾仿真和分析, 通過有、無端接時改變線間距、線長和線寬等參數的仿真波形中近端串擾和遠端串擾波形的直觀變化和對比, 研究了高速PCB設計中串擾的產生和有效抑制, 相關結論對在高速PCB中合理利用微帶線進行信號傳輸提供了一定的依據.
標簽: PCB 微帶線 串擾分析
上傳時間: 2015-01-02
上傳用戶:haohao
半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發光而使LED發亮,如圖六所示。 半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節中將簡介這兩段的製造程序。
標簽: 封裝 IC封裝 制程
上傳時間: 2013-11-04
上傳用戶:372825274
微飛行器用無刷直流電動機驅動控制系統
標簽: 飛行器 無刷直流電動機 驅動控制系統
上傳時間: 2013-11-02
上傳用戶:氣溫達上千萬的
PSEHO智能微水儀 產品概述: PSEHO智能微水儀采用世界先進的傳感器技術、英國ALPHA公司最新的傳感器,它采用DRYCAP-薄膜傳感技術,復和薄膜 濕敏材料,擁有三項世界專利。聚酯薄膜式的探頭DRYCAP。抗冷凝、抗灰塵顆粒、不受汽油和大多數氣體影響。 技術指標: 微水范圍: -60~+20℃、精度:±1℃ 響應時間: (+20℃)-60~+20℃、5s(63%)45s(90%)20~-60℃、10s(63%)240s(90%) 流量范圍: 0~1升/分鐘 電 源: 交、直流兩用
標簽: PSEHO
上傳時間: 2013-11-05
上傳用戶:wvbxj
針對地下采用洛陽鏟挖掘或者夜間爆破等盜掘田野文物活動將激發地動波,利用微震動檢波器可以實現對一定區域內地動信號進行實時檢測,提出了一種基于震動模式識別的田野文物監控系統,即通過對地下震動信號的采集、傳輸、調理轉換、專家系統的分析與判別,來判定是否存在有盜掘活動,達到對古墓等田野文物保護的目的。本設計主要針對微信號檢測與調理的硬件電路設計
標簽: 檢測技術 文物 方案 監控系統
上傳時間: 2013-10-09
上傳用戶:daoyue
針對目標和背景具有空間連續性的特點,提出一種基于核密度估計和馬爾科夫隨機場的運動目標檢測方法。首先利用核密度估計計算像素點屬于背景的概率密度,在特征向量中加入顏色空間運動矢量分量來提高對背景擾動和光照變化的魯棒性;然后構造馬爾科夫隨機場,提出一種馬爾科夫隨機場能量函數代價項的構造方法,通過最小化其能量函數得到目標分割結果。實驗結果證明,該運動目標檢測算法對背景擾動和光照變化具有更好的魯棒性,錯誤檢測率更低。
標簽: 核密度估計 隨機場 運動目標檢測
上傳時間: 2014-01-20
上傳用戶:solmonfu
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有兩個文件對我們比較有用,假設生成了一個 asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時該文件也要加入工程。(在 ISE中點中該核,在對應的 processes 窗口中運行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。
標簽: modelsim 仿真 IP核 仿真庫
上傳用戶:誰偷了我的麥兜
8051核的vhdl原代碼。
標簽: 8051 vhdl 代碼
上傳時間: 2015-01-08
上傳用戶:kikye
北京微芯力科技有限公司4510開發板手冊
標簽: 4510 微芯 力科 開發板
上傳時間: 2014-01-15
上傳用戶:semi1981
蟲蟲下載站版權所有 京ICP備2021023401號-1