亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接口的設(shè)計(jì)

  • NiosⅡ和USB接口的高速數據采集卡設計

    基于fpga的高速數據采集卡設計制作

    標簽: Nios USB 接口 高速數據

    上傳時間: 2013-10-20

    上傳用戶:suicone

  • 利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口

    FPGA 設計人員在滿足關鍵時序余量的同時力爭實現更高性能,在這種情況下,存儲器接口的設計是一個一向構成艱難而耗時的挑戰。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設計變得更簡單、更可

    標簽: Xilinx FPGA 存儲器接口 生成器

    上傳時間: 2013-11-06

    上傳用戶:372825274

  • 對Altera 28nm FPGA浮點DSP設計流程和性能的獨立分析

      電子發燒友網核心提示:Altera公司昨日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。    Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。

    標簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

  • 基于Altera 28nm FPGA的100-Gbit OTN復用轉發器解決方案

      100-Gb光傳送網(OTN)復用轉發器   a. 提供連續數據范圍在600 Mbps到14.1 Gbps之間的串行收發器,通過使用方便的部分重新配置功能支持多標準客戶側接口;   b. 44個獨立發送時鐘域,提高了時鐘靈活性;   c. 收發器集成電信號散射補償(EDC)功能,可直接驅動光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。

    標簽: Altera FPGA Gbit 100

    上傳時間: 2013-11-10

    上傳用戶:pzw421125

  • PCB布線設計-模擬和數字布線的異同

    PCB布線設計-模擬和數字布線的異同工程領域中的數字設計人員和數字電路板設計專家在不斷增加,這反映了行業的發展趨勢。盡管對數字設計的重視帶來了電子產品的重大發展,但仍然存在,而且還會一直存在一部分與 模擬 或現實環境接口的電路設計。模擬和數字領域的布線策略有一些類似之處,但要獲得更好的工程領域中的數字設計人員和數字電路板設計專家在不斷增加,這反映了行業的發展趨勢。盡管對數字設計的重視帶來了電子產品的重大發展,但仍然存在,而且還會一直存在一部分與模擬或現實環境接口的電路設計。模擬和數字領域的布線策略有一些類似之處,但要獲得更好的結果時,由于其布線策略不同,簡單電路布線設計就不再是最優方案了。本文就旁路電容、電源、地線設計、電壓誤差和由PCB布線引起的電磁干擾(EMI)等幾個方面,討論模擬和數字布線的基本相似之處及差別。模擬和數字布線策略的相似之處旁路或去耦電容在布線時,模擬器件和數字器件都需要這些類型的電容,都需要靠近其電源引腳連接一個電容,此電容值通常為0.1mF。系統供電電源側需要另一類電容,通常此電容值大約為10mF。這些電容的位置如圖1所示。電容取值范圍為推薦值的1/10至10倍之間。但引腳須較短,且要盡量靠近器件(對于0.1mF電容)或供電電源(對于10mF電容)。在電路板上加旁路或去耦電容,以及這些電容在板上的位置,對于數字和模擬設計來說都屬于常識。但有趣的是,其原因卻有所不同。在模擬布線設計中,旁路電容通常用于旁路電源上的高頻信號,如果不加旁路電容,這些高頻信號可能通過電源引腳進入敏感的模擬芯片。一般來說,這些高頻信號的頻率超出模擬器件抑制高頻信號的能力。如果在模擬電路中不使用旁路電容的話,就可能在信號路徑上引入噪聲,更嚴重的情況甚至會引起振動。

    標簽: PCB 布線設計 模擬 數字布線

    上傳時間: 2013-11-05

    上傳用戶:604759954

  • 8051接口VHDL代碼

    PLD與8051接口的參考設計 Xilinx提供

    標簽: 8051 VHDL 接口 代碼

    上傳時間: 2013-11-05

    上傳用戶:BIBI

  • 一種集成CAN總線的步進電機驅動裝置

    采用dsPIC30F6010A高性能數字信號控制器,提出并實現了一種新型的集成CAN總線接口的步進電機驅動裝置。根據dsPIC30F6010A芯片外設模塊的參數特點,設計了PWM驅動電路、電機相電流測量電路和CAN總線收發器電路,開發了基于C語言的模塊化應用程序。實際測試表明,該集成CAN總線的步進電機驅動裝置可以直接接入CAN總線網絡,實現了對電機運行參數和運行狀態的遠程控制功能。

    標簽: CAN 集成 總線 步進電機

    上傳時間: 2013-11-22

    上傳用戶:giraffe

  • CAN-bus總線現場布線和接口設計及電纜和連接器選擇

    本文檔說明實際建立一個CAN-bus網絡時,對網絡布線和CAN 接口的設計,對通訊電 纜和連接器的選擇,以及一些保障通訊可靠、提高抗干擾能力的經驗措施。

    標簽: CAN-bus 總線 布線 接口設計

    上傳時間: 2013-11-09

    上傳用戶:AISINI005

  • 基于LabVIEW的USB無線通信接口的設計

    labview,usb無線通信接口,來自網絡交流,感謝原作者,和原提供者

    標簽: LabVIEW USB 無線通信 接口的設計

    上傳時間: 2014-01-23

    上傳用戶:dave520l

  • 基于1553B總線的BU-61580芯片測試系統的設計

    BU-61580芯片測試系統用于檢測DDC公司的BU-61580系列芯片的總線協議功能和電氣特性,篩選失效芯片,并具備芯片接口時序調整功能,可檢驗芯片在不同的接口環境和工作方式下的特殊表現。以Windows XP為開發平臺,標準VC++為開發工具,針對該芯片設計一套測試系統。PCI總線接口的專用芯片測試卡能夠方便的插入待測試的芯片,與之相應的測試系統能夠設置芯片的訪問時序,測試芯片工作于不同模式下的狀態。實際應用表明,該測試系統具有測試界面靈活、簡單、準確的特點,滿足了用戶的要求。

    標簽: 1553B 61580 BU 總線

    上傳時間: 2015-01-03

    上傳用戶:gxm2052

主站蜘蛛池模板: 临夏县| 麻江县| 潞西市| 平果县| 安西县| 巴塘县| 岐山县| 黔江区| 静安区| 保靖县| 南宫市| 甘德县| 视频| 淄博市| 隆化县| 清涧县| 哈尔滨市| 沧州市| 沁水县| 麻阳| 卢龙县| 广灵县| 双桥区| 微博| 元江| 象山县| 明光市| 郁南县| 桂平市| 盐源县| 利津县| 高淳县| 铅山县| 永登县| 新龙县| 华宁县| 三原县| 南雄市| 葵青区| 司法| 安康市|