隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設(shè)備都能夠很方便地實現(xiàn)Intemet接入,這對嵌入式系統(tǒng)設(shè)計提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設(shè)計的熱點。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發(fā)展,從最初的幾千門到現(xiàn)在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價比。再加上開發(fā)周期短、對開發(fā)人員的要求相對較低的優(yōu)點,因此被大量應(yīng)用于嵌入式系統(tǒng)設(shè)計中。 本文是基于FPGA高性價比、可靈活配置的特點,也是當前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設(shè)計方式,所以我們提出了基于FPGA的實現(xiàn)方案。本文通過在FPGA中硬件實現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡(luò)協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標準MII接口,通過外接PHY實現(xiàn)網(wǎng)絡(luò)連接。最終成功地通過了驗證。 基于FPGA的實現(xiàn)可以有效地降低成本,同時可以在其中集成其他功能模塊,提高整個系統(tǒng)的集成度,減小PCB版圖面積和布線復(fù)雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對嵌入式系統(tǒng)設(shè)計有很大的實用價值。
上傳時間: 2013-07-08
上傳用戶:450976175
計算機有關(guān)的接插件的引腳說明,hlp格式。比如串口,并口,PS/2,VGA,PC2,SCSI,IDE,ATA等,均有詳細的引腳定義,還附送了幾個濾波器電路,十分值得收藏。
上傳時間: 2013-04-24
上傳用戶:520
隨著社會、科技、經(jīng)濟的不斷發(fā)展,視頻監(jiān)控技術(shù)因其具有直觀、方便、信息內(nèi)容豐富等特點以及廣闊的應(yīng)用范圍,一直受到業(yè)界的廣泛關(guān)注。而隨著光纖通信技術(shù)的迅速發(fā)展,利用光纖通信技術(shù)實現(xiàn)視頻監(jiān)控系統(tǒng)的設(shè)計已成為視頻監(jiān)控技術(shù)發(fā)展的一個潮流。 本課題探究的數(shù)字視頻監(jiān)控系統(tǒng)支持八路視頻信號和反向數(shù)據(jù)信號的實時傳輸,系統(tǒng)主要分為視頻發(fā)送端和視頻接收端兩部分。系統(tǒng)視頻發(fā)送端主要包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻一次復(fù)接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)接收和線路解碼處理等。系統(tǒng)視頻接收端與視頻發(fā)送端的結(jié)構(gòu)是對應(yīng)的,主要功能模塊同樣包括視頻處理模塊、反向數(shù)據(jù)處理模塊、FPGA主控處理模塊、光收發(fā)一體模塊,其中FPGA主控處理模塊實現(xiàn)的主要功能是系統(tǒng)視頻信號傳輸中視頻二次分接處理以及反向數(shù)據(jù)傳輸中數(shù)據(jù)線路編碼和發(fā)送處理等。 本論文的研究重點是八路視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計和反向數(shù)據(jù)信號傳輸中線路碼的編解碼設(shè)計。論文首先對課題研究的數(shù)字視頻監(jiān)控系統(tǒng)的總體設(shè)計進行了詳細的介紹,給出了各個功能模塊電路的具體實現(xiàn)設(shè)計方案;其次認真分析了視頻監(jiān)控系統(tǒng)八路視頻信號傳輸中數(shù)字復(fù)分接的基本原理和實現(xiàn)方式,討論了系統(tǒng)視頻信號傳輸中數(shù)字復(fù)分接的設(shè)計思想及實現(xiàn)方案,給出了視頻信號復(fù)分接的程序設(shè)計與仿真驗證;最后詳細闡述了視頻監(jiān)控系統(tǒng)反向數(shù)據(jù)信號傳輸中線路碼的選擇及實現(xiàn)方式,結(jié)合數(shù)據(jù)光纖傳輸?shù)男阅芴攸c,選用CMI碼作為反向數(shù)據(jù)傳輸?shù)木€路碼型,討論了系統(tǒng)反向數(shù)據(jù)信號傳輸中CMI編解碼的設(shè)計思路及實現(xiàn)方案,給出了數(shù)據(jù)信號CMI編解碼的程序設(shè)計與仿真驗證。 論文的關(guān)鍵部分主要是FPGA主控處理模塊的程序設(shè)計,利用VHDL硬件描述語言完成視頻數(shù)字復(fù)分接和反向數(shù)據(jù)CMI編解碼的程序設(shè)計,并在QuanusII軟件開發(fā)平臺下完成了系統(tǒng)的程序設(shè)計與仿真驗證。
標簽: FPGA 數(shù)字視頻 監(jiān)控系統(tǒng)
上傳時間: 2013-05-31
上傳用戶:fudong911
作者:華清遠見嵌入式學(xué)院?!禠inux設(shè)備驅(qū)動開發(fā)詳解》第16章、Linux網(wǎng)絡(luò)設(shè)備驅(qū)動。網(wǎng)絡(luò)設(shè)備是完成用戶數(shù)據(jù)包在網(wǎng)絡(luò)媒介上發(fā)送和接收的設(shè)備,它將上層協(xié)議傳遞下來的數(shù)據(jù)包以特定的媒介訪問控制方式進行發(fā)送,并將接收到的數(shù)據(jù)包傳遞給上層協(xié)議。 與字符設(shè)備和塊設(shè)備不同,網(wǎng)絡(luò)設(shè)備并不對應(yīng)于/dev目錄下的文件,應(yīng)用程序最終使用套接字(socket)完成與網(wǎng)絡(luò)設(shè)備的接口。因而在網(wǎng)絡(luò)設(shè)備身上并不能體現(xiàn)出“一切都是文件”的思想。 Linux系統(tǒng)對網(wǎng)絡(luò)設(shè)備驅(qū)動定義了4個層次,這4個層次為網(wǎng)絡(luò)協(xié)議接口層、網(wǎng)絡(luò)設(shè)備接口層、提供實際功能的設(shè)備驅(qū)動功能層和網(wǎng)絡(luò)設(shè)備與媒介層。
標簽: Linux 網(wǎng)絡(luò)設(shè)備 驅(qū)動
上傳時間: 2013-05-17
上傳用戶:小火車啦啦啦
LM3S系列ADC例程:多種采樣觸發(fā)方式
上傳時間: 2013-05-29
上傳用戶:6546544
LM3S系列UART例程:以FIFO中斷方式發(fā)送
上傳時間: 2013-04-24
上傳用戶:也一樣請求
LM3S系列UART例程:以FIFO中斷方式接收
上傳時間: 2013-05-20
上傳用戶:zklh8989
LM3S系列UART例程:以FIFO中斷方式接收
上傳時間: 2013-06-12
上傳用戶:米卡
晶體管開關(guān)電路(工作在飽和態(tài))在現(xiàn)代電路設(shè)計應(yīng)用中屢見不鮮,經(jīng)典的74LS,74ALS等集成電路內(nèi)部都使用了晶體管開關(guān)電路,只是驅(qū)動能力一般而已。 TTL晶體管開關(guān)電路按驅(qū)動能力分為小信號開關(guān)電路和功率開關(guān)電路;按晶體管連接方式分為發(fā)射極接地(PNP晶體管發(fā)射極接電源)和射級跟隨開關(guān)電路。
標簽: 三極管 開關(guān)電路圖
上傳時間: 2013-06-14
上傳用戶:1142895891
·本書共分兩篇。第1篇主要講述TMS320LF240x系列DSP硬件概況、內(nèi)部資源、匯編語言尋址方式和指令系統(tǒng)、匯編程序的編寫方法和CCS調(diào)試環(huán)境以及匯編程序開發(fā)實例:第2篇主要講述TMS320LF240x系列DSP的C編譯器、C代碼的優(yōu)化、C程序的鏈接、運行時支持庫以及與TMS320LF240x系列DSP相關(guān)的C語言知識,并且使用兩個實例闡述了C程序開發(fā)過程等。本書主要面向從事自動控制、信息處理、
上傳時間: 2013-06-30
上傳用戶:源碼3
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1