亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

控制寄存器

  • 51定時器計算.rar

    51單片機定時器時間計算工具,即是計算定時器溢出時間TH0,TL0也是研究51單片機定時器的軟件模形。軟件中分析了定時器的工作流程和寄存器功能。可以助你更深刻的了解51單片機定時器。

    標簽: 51定時器 計算

    上傳時間: 2013-05-24

    上傳用戶:Aidane

  • 基于FPGA的實時圖像融合處理系統(tǒng)

    隨著多媒體技術(shù)發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。圖像處理作為一種重要的現(xiàn)代技術(shù),已經(jīng)廣泛應(yīng)用于軍事指揮、大視場展覽、跟蹤雷達、電視會議、導(dǎo)航等眾多領(lǐng)域。因而,實現(xiàn)高分辨率高幀率圖像實時處理的技術(shù)不僅具有廣泛的應(yīng)用前景,而且對相關(guān)領(lǐng)域的發(fā)展也具有深遠意義。 大視場可視化系統(tǒng)由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細節(jié)得到充分地展現(xiàn)。為了在曲面屏幕上正確的顯示圖像,需要在投影前實時地對圖像進行幾何校正和邊緣融合。而現(xiàn)場可編程門陣列(FPGA)則是用硬件處理實時圖像數(shù)據(jù)的理想選擇,基于FPGA的圖像處理技術(shù)是世界范圍內(nèi)廣泛關(guān)注的研究領(lǐng)域。 本課題的主要工作就是設(shè)計一個以FPGA為核心的硬件系統(tǒng),該系統(tǒng)可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實時地進行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實時圖像融合處理系統(tǒng)的設(shè)計方案和模塊功能劃分。系統(tǒng)分為算法與軟件設(shè)計,硬件電路設(shè)計和FPGA邏輯設(shè)計三個大的部分。本論文主要負責(zé)FPGA的邏輯設(shè)計。圍繞FPGA的邏輯設(shè)計,論文先介紹了系統(tǒng)涉及的關(guān)鍵技術(shù),以及使用Verilog語言進行邏輯設(shè)計的基本原則。 論文重點對FPGA內(nèi)部模塊設(shè)計進行了詳細的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實現(xiàn)系統(tǒng)狀態(tài)機和時序控制;參數(shù)表模塊主要實現(xiàn)SDRAM存儲器的控制器接口,用于圖像處理時讀取參數(shù)信息。圖像處理模塊是整個系統(tǒng)的核心,通過調(diào)用FPGA內(nèi)嵌的XtremeDSP模塊,高速地完成對圖像數(shù)據(jù)的乘累加運算。最后論文提出并實現(xiàn)了一種基于PicoBlaze核的12C總線接口用于配置FPGA外圍芯片。 經(jīng)過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結(jié)果表明,本文所設(shè)計的系統(tǒng)可以應(yīng)用在大視場可視化系統(tǒng)中完成對高分辨率高幀率圖像的實時處理。

    標簽: FPGA 實時圖像 處理系統(tǒng)

    上傳時間: 2013-05-19

    上傳用戶:戀天使569

  • 基于NiosⅡ的FPGACPU調(diào)試技術(shù)研究

    本文研究了基于Nios Ⅱ的FPGA-CPU調(diào)試技術(shù)。論文研究了NiosⅡ嵌入式軟核處理器的特性;實現(xiàn)了以Nios Ⅱ嵌入式處理器為核心的FPGA-CPU調(diào)試系統(tǒng)的軟、硬件設(shè)計;對兩種不同類型的FPGA-CPU進行了實際調(diào)試,對實驗數(shù)據(jù)進行了分析。 在硬件方面,為了控制和檢測FPGA-CPU,設(shè)計并實現(xiàn)了FPGA-CPU的控制電路、FPGA-CPU的內(nèi)部通用寄存器組掃描電路、存儲器電路等;完成了各種外圍設(shè)備接口的設(shè)計;實現(xiàn)了調(diào)試系統(tǒng)的整體設(shè)計。 在軟件方面,設(shè)計了調(diào)試監(jiān)控軟件,完成了對FPGA-CPU運行的控制和信號狀態(tài)的監(jiān)測。這些信號包括地址和數(shù)據(jù)總線以及各種寄存器的數(shù)據(jù)等;實現(xiàn)了多種模式下的FPGA-CPU調(diào)試支持單時鐘調(diào)試、單步調(diào)試和軟件斷點多種調(diào)試模式。此外,設(shè)計了專用的編譯軟件,實現(xiàn)了基于不同指令系統(tǒng)的偽匯編程序編譯,提高了調(diào)試效率。 本文作者在實現(xiàn)了FPGA-CPU調(diào)試系統(tǒng)基礎(chǔ)上,對兩種指令系統(tǒng)不同、結(jié)構(gòu)迥異的FPGA-CPU進行實際調(diào)試。調(diào)試結(jié)果表明,這種基于IP核的可復(fù)用設(shè)計技術(shù),能夠在一個FPGA芯片內(nèi)實現(xiàn)調(diào)試系統(tǒng)和FPGA-CPU的無縫連接,能夠有效地調(diào)試FPGA-CPU。

    標簽: FPGACPU Nios 調(diào)試 技術(shù)研究

    上傳時間: 2013-05-19

    上傳用戶:xinyuzhiqiwuwu

  • 基于FPGA的邊界掃描控制器的設(shè)計

    隨著印制電路板功能的日益增強,結(jié)構(gòu)日趨復(fù)雜,系統(tǒng)中各個功能單元之間的連線間距越來越細密,基于探針的電路系統(tǒng)測試方法已經(jīng)很難滿足現(xiàn)在的測試需要。邊界掃描測試(BST)技術(shù)通過將邊界掃描寄存器單元安插在集成電路內(nèi)部的每個引腳上,相當于設(shè)置了施加激勵和觀測響應(yīng)的內(nèi)建虛擬探頭,通過該技術(shù)可以大大的提高數(shù)字系統(tǒng)的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設(shè)計方法。    完整的邊界掃描測試系統(tǒng)主要由測試控制部分和目標器件構(gòu)成,其中測試控制部分由測試圖形、數(shù)據(jù)的生成與分析及邊界掃描控制器兩部分構(gòu)成。而邊界掃描控制器是整個系統(tǒng)的核心,它主要實現(xiàn)JTAG協(xié)議的自動轉(zhuǎn)換,產(chǎn)生符合IEEE標準的邊界掃描測試總線信號,而邊界掃描測試系統(tǒng)工作性能主要取決與邊界掃描控制器的工作效率。因此,設(shè)計一個能夠快速、準確的完成JTAG協(xié)議轉(zhuǎn)換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。    本文首先從邊界掃描技術(shù)的基本原理入手,分析邊界掃描測試的物理基礎(chǔ)、邊界掃描的測試指令及與可測性設(shè)計相關(guān)的標準,提出了邊界掃描控制器的總體設(shè)計方案。其次,采用模塊化設(shè)計思想、VHDL語言描述來完成要實現(xiàn)的邊界掃描控制器的硬件設(shè)計。然后,利用自頂向下的驗證方法,在對控制器內(nèi)功能模塊進行基于Testbench驗證的基礎(chǔ)上,利用嵌入式系統(tǒng)的設(shè)計思想,將所設(shè)計的邊界掃描控制器集成到SOPC中,構(gòu)成了基于SOPC的邊界掃描測試系統(tǒng)。并且對SOPC系統(tǒng)進行軟硬件協(xié)同仿真,實現(xiàn)對邊界掃描控制器的功能驗證后將其應(yīng)用到實際的測試電路當中。最后,在基于SignalTapⅡ硬件調(diào)試的基礎(chǔ)上,軟硬件結(jié)合對整個系統(tǒng)可行性進行了測試。從測試結(jié)果看,達到了預(yù)期的設(shè)計目標,該邊界掃描控制器的設(shè)計方案是正確可行的。    本文設(shè)計的邊界掃描控制器具有自主知識產(chǎn)權(quán),可以與其他處理器結(jié)合構(gòu)成完整的邊界掃描測試系統(tǒng),并且為SOPC系統(tǒng)提供了一個很有實用價值的組件,具有很明顯的現(xiàn)實意義。

    標簽: FPGA 邊界掃描 控制器

    上傳時間: 2013-07-20

    上傳用戶:hewenzhi

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • AVR單片機GCC程序設(shè)計

    第一章 概述 1.1 AVR 單片機GCC 開發(fā)概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發(fā)環(huán)境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機存儲器組織結(jié)構(gòu) 2.2 I/O 寄存器操作 2.3 SRAM 內(nèi)變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數(shù)據(jù)存儲器操作 2.6 avr-gcc 段結(jié)構(gòu)與再定位 2.7 外部RAM 存儲器操作 2.8 堆應(yīng)用 第三章 GCC C 編譯器的使用 3.1 編譯基礎(chǔ) 3.2 生成靜態(tài)連接庫 第四章 AVR 功能模塊應(yīng)用實驗 4.1 中斷服務(wù)程序 4.2 定時器/計數(shù)器應(yīng)用 4.3 看門狗應(yīng)用 4.4 UART 應(yīng)用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉(zhuǎn)換模塊編程 4.8 數(shù)碼管顯示程序設(shè)計 4.9 鍵盤程序設(shè)計 4.10 蜂鳴器控制 第五章 使用C 語言標準I/O 流調(diào)試程序 5.1 avr-libc 標準I/O 流描述 5.2 利用標準I/0 流調(diào)試程序 5.3 最小化的格式化的打印函數(shù) 第六章 CA-M8 上實現(xiàn)AT89S52 編程器的實現(xiàn) 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機程序設(shè)計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應(yīng)用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應(yīng)用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內(nèi)聯(lián)匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持

    標簽: AVR GCC 單片機 程序設(shè)計

    上傳時間: 2013-08-01

    上傳用戶:飛翔的胸毛

  • VHDL源代碼下載

    【經(jīng)典設(shè)計】VHDL源代碼下載~~ 其中經(jīng)典的設(shè)計有:【自動售貨機】、【電子鐘】、【紅綠燈交通信號系統(tǒng)】、【步進電機定位控制系統(tǒng)】、【直流電機速度控制系統(tǒng)】、【計算器】、【點陣列LED顯示控制系統(tǒng)】 基本數(shù)字邏輯設(shè)計有:【鎖存器】、【多路選擇器】、【三態(tài)門】、【雙向輸入|輸出端口】、【內(nèi)部(緩沖)信號】、【編碼轉(zhuǎn)換】、【加法器】、【編碼器/譯碼器】、【4位乘法器】、【只讀存儲器】、【RSFF觸發(fā)器】、【DFF觸發(fā)器】、【JKFF觸發(fā)器】、【計數(shù)器】、【分頻器】、【寄存器】、【狀態(tài)機】

    標簽: VHDL 源代碼

    上傳時間: 2013-05-27

    上傳用戶:shijiang

  • 基于DSPFPGA的捷聯(lián)慣性導(dǎo)航系統(tǒng)設(shè)計

    在慣性導(dǎo)航系統(tǒng)中,捷聯(lián)式慣性導(dǎo)航系統(tǒng)以其體積小、成本低和可靠性高等優(yōu)點正逐步取代平臺式慣性導(dǎo)航系統(tǒng),成為慣性導(dǎo)航系統(tǒng)的發(fā)展趨勢。    為了適應(yīng)捷聯(lián)慣性導(dǎo)航系統(tǒng)小型化、低成本和高性能的發(fā)展方向,本文設(shè)計了DSP與FPGA相結(jié)合的系統(tǒng)方案:系統(tǒng)采用MEMS器件和高性能A/D轉(zhuǎn)換器構(gòu)成慣性信號檢測單元,F(xiàn)PGA進行I/O控制,DSP完成導(dǎo)航計算。方案綜合考慮了系統(tǒng)成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導(dǎo)航精度。    數(shù)據(jù)采集是捷聯(lián)慣導(dǎo)系統(tǒng)設(shè)計的關(guān)鍵,本文數(shù)據(jù)采集由信號調(diào)理、A/D轉(zhuǎn)換和。FPGA等幾部分組成。其中,F(xiàn)PGA是整個數(shù)據(jù)采集部分的核心,其主要功能包括:實現(xiàn)了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉(zhuǎn)換數(shù)據(jù);擴展了UART串口,以實現(xiàn)系統(tǒng)的外部信息接口。在完成電路設(shè)計的基礎(chǔ)上,對各功能模塊進行了全面的半實物仿真,驗證了系統(tǒng)方案及各主要功能模塊的可行性。    論文簡述了慣性導(dǎo)航系統(tǒng)的應(yīng)用背景及發(fā)展狀況,介紹了捷聯(lián)慣導(dǎo)系統(tǒng)的基本原理,設(shè)計了基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)方案,實現(xiàn)了系統(tǒng)各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結(jié)果表明:基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)能夠滿足應(yīng)用的要求,并在小型化、低成本和高性能等方面有一定的優(yōu)勢。

    標簽: DSPFPGA 捷聯(lián) 慣性導(dǎo)航 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • DAC0832應(yīng)用電路圖

    DI0~DI7:數(shù)據(jù)輸入線,TLL電平。 ILE:數(shù)據(jù)鎖存允許控制信號輸入線,高電平有效。 CS:片選信號輸入線,低電平有效。 WR1:為輸入寄存器的寫選通信號。 XFER:數(shù)據(jù)傳送控制信號輸入線,低電平有效。

    標簽: 0832 DAC 應(yīng)用電路圖

    上傳時間: 2013-04-24

    上傳用戶:小楓殘月

  • TMS320LF2407A矢量控制變頻器的開發(fā)經(jīng)驗

    ·隨著電力電子技術(shù)與信息電子技術(shù)的飛速發(fā)展, 高性能的變頻調(diào)速傳動取代直流傳動成為不爭的事實。目前,國產(chǎn)變頻器在我國的市場占有率只占20%~30% ,而70%~80% 的變頻器國內(nèi)市場被德國、美國、日本等發(fā)達國家占領(lǐng), 這和我國的經(jīng)濟發(fā)展很不相稱。但近年來,我國從事變頻器開發(fā)的工程技術(shù)人員越來越多, 不久的將來, 國產(chǎn)變頻器在國內(nèi)的市場占有率將會越來越大。筆者近年來從事變頻器的研究開發(fā), 取得了一些

    標簽: 2407A 2407 TMS 320

    上傳時間: 2013-04-24

    上傳用戶:15736969615

主站蜘蛛池模板: 邢台县| 汉中市| 双牌县| 达孜县| 镇原县| 道孚县| 黄浦区| 晋城| 翁牛特旗| 晋城| 呼图壁县| 青冈县| 霍邱县| 福鼎市| 平陆县| 天峨县| 洞口县| 凤城市| 法库县| 双峰县| 临猗县| 天镇县| 霍山县| 咸丰县| 商都县| 扬州市| 吉隆县| 肇州县| 公安县| 合江县| 柘城县| 嘉禾县| 石泉县| 连山| 万全县| 巨鹿县| 美姑县| 阿勒泰市| 宣城市| 融水| 丰宁|