利用最少回合數 對於給定一個字串 再給定一些參考字元 利用替換掉字元來達到與給定的字串為目的
標簽:
上傳時間: 2015-11-13
上傳用戶:gundamwzc
MAX7219驅動LED特好使.MAX7219是微處理器和共陰極七段— — 八位LED顯示、圖條/柱圖顯示或64點陣顯示接口的小型串行輸入/輸出芯片。片內包括BCD譯碼器、多路掃描控制器、.字和位驅動器和8X 8靜態RAM。外部只需要一個電阻設置所有LED 顯示器字段電流。MAX7219和微處理器只需三根導線連接,每位顯示數字有一個地址由微處理器寫入。允許使用者選擇每位是BCD 譯碼或不譯碼。使用者還可選擇停機模式、數字亮度控制、從1~8選擇掃描位數和對所有LED顯示器的測試模式。
標簽: 7219 MAX LED BCD
上傳時間: 2014-01-13
上傳用戶:zhuoying119
DPLL由 鑒相器 模K加減計數器 脈沖加減電路 同步建立偵察電路 模N分頻器 構成. 整個系統的中心頻率(即signal_in和signal_out的碼速率的2倍) 為clk/8/N. 模K加減計數器的K值決定DPLL的精度和同步建立時間,K越大,則同步建立時間長,同步精度高.反之則短,低.
標簽: signal_out signal_in DPLL 模
上傳時間: 2013-12-26
上傳用戶:希醬大魔王
計算 Fibonacci數 本程序特點 不受機器寄存器字長的限制,通過一個8為寄存器,通過修改RESULTS和TEMP的存儲空間長度,用外存模擬內存計算,以達到計算任意階Fibonacci數的目的
標簽: Fibonacci 計算 程序 機器
上傳時間: 2014-12-09
上傳用戶:tzl1975
這是一個c語言解二維方程式,由電腦自動求解數學,對初學者而言相當容易些改理解.
標簽: 方程
上傳時間: 2013-12-27
上傳用戶:mhp0114
一個QEP電路的verilog代碼。輸入信號是光電編碼器的A相和B相信號和一個處理時鐘,輸出的是計數信號和方向信號。
標簽: verilog QEP 電路 代碼
上傳時間: 2014-01-21
上傳用戶:wangdean1101
分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那么可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
標簽: altera FPGA PLL 分頻器
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
微分器:利用數字鎖相環進行位同步信號提取的關鍵模塊
標簽: 微分器 位同步 信號 數字鎖相環
上傳時間: 2014-09-10
上傳用戶:ccclll
實用c程序:16進制<->10進制互換程序 89C51系列CPU編程器接收CPU程序 HT1380實時時鐘驅動程序 單個漢字庫字摸提取程序,tc2.0編譯 按鍵掃描驅動程序
標簽: CPU 89C51 程序 1380
上傳時間: 2016-06-22
上傳用戶:asdkin
變頻器移相控制,有死區生成,短路保護等功能
標簽: 變頻器 移相控制
上傳時間: 2016-06-24
上傳用戶:siguazgb
蟲蟲下載站版權所有 京ICP備2021023401號-1