亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

服務(wù)器端口

  • 2008年第七期EMC技術期刊--無線數據采集器用濾波電容解通信端口的EFT問題

    2008年第七期EMC技術期刊--無線數據采集器用濾波電容解通信端口的EFT問題

    標簽: 2008 EMC EFT 無線數據

    上傳時間: 2014-01-10

    上傳用戶:hasan2015

  • ADuC845頭文件 各寄存器及端口定義

    ADuC845頭文件 各寄存器及端口定義

    標簽: ADuC 845 頭文件 寄存器

    上傳時間: 2013-12-19

    上傳用戶:zhouli

  • 描述了基于 MSP430的通用定時器/端口模塊的電壓測量方法

    描述了基于 MSP430的通用定時器/端口模塊的電壓測量方法,解釋了測量原理與過程 ,并列出了計算方程。測 量結果表明:該方法實用、簡便,所需器件少,具有較高的測量精度。

    標簽: MSP 430 定時器 端口

    上傳時間: 2013-12-28

    上傳用戶:lz4v4

  • 實驗名稱: LED驅動程序實驗 實驗目的: 初步學習對單片機端口的操作,加深對AVR單片機端口寄存器的理解 實驗現象: LED數碼管從左向右依次亮,然后依次滅 環 境: ICCAVR6.3

    實驗名稱: LED驅動程序實驗 實驗目的: 初步學習對單片機端口的操作,加深對AVR單片機端口寄存器的理解 實驗現象: LED數碼管從左向右依次亮,然后依次滅 環 境: ICCAVR6.31A

    標簽: LED ICCAVR 實驗 AVR

    上傳時間: 2017-09-19

    上傳用戶:66666

  • java寫的天堂服務端代碼

    java寫的天堂服務端代碼 不解釋拉 ~ 快下載吧

    標簽: java寫的天堂服務端代碼

    上傳時間: 2015-06-19

    上傳用戶:Zachary

  • C8051F MCU配置端口 I/O 交叉開關譯碼器

    本應用筆記的目的是說明如何配置和使用端口 I/O 交叉開關譯碼器

    標簽: C8051F MCU 端口 交叉開關 譯碼器

    上傳時間: 2017-11-06

    上傳用戶:szcyclone

  • 4端口USB轉UART轉換器

    4端口USB轉UART轉換器4端口USB轉UART轉換器4端口USB轉UART轉換器

    標簽: usb uart 轉換

    上傳時間: 2022-01-16

    上傳用戶:slq1234567890

  • FPGA可配置端口電路的設計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂得柱

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 51端口的結構及工作原理

    P0端口由鎖存器、輸入緩沖器、切換開關、一個與非門、一個與門及場效應管驅動電路構成。再看圖的右邊,標號 為P0.X引腳的圖標,也就是說P0.X引腳可以是P0.0到P0.7的任何一位,即在P0口有8個與上圖相同的電路組成。  

    標簽: 51端口 工作原理

    上傳時間: 2014-01-13

    上傳用戶:fandeshun

主站蜘蛛池模板: 新巴尔虎右旗| 五台县| 宣城市| 肃宁县| 云南省| 凤凰县| 和龙市| 霍邱县| 五莲县| 永善县| 四子王旗| 武邑县| 铜山县| 兴化市| 佛学| 弥渡县| 清涧县| 肥东县| 抚远县| 民乐县| 金湖县| 松溪县| 额尔古纳市| 平果县| 洪泽县| 永定县| 鄂伦春自治旗| 瑞丽市| 章丘市| 星子县| 渭源县| 石棉县| 皮山县| 通榆县| 遵义市| 金华市| 大化| 敖汉旗| 新丰县| 吴堡县| 娱乐|