本程序是11位帶符號位的乘法器,其中最高位為符號位(sign),中間7位是指數部分(Exponent),最后3位是尾數(Matissa)。表示數據的范圍是-2^-63-----+2^64.該工程文件有完整的程序,以及波形,驗證正確。
標簽: 程序 乘法器 符號
上傳時間: 2013-12-31
上傳用戶:大三三
軟件的使用程序并附上開發板的原理圖,希望對你是一個很好的幫助!其中內容為:8位優先編碼器,乘法器,多路選擇器,二進制轉BCD碼,加法器,減法器,簡單狀態機,
標簽: BCD 軟件 使用程序 8位
上傳時間: 2014-01-05
上傳用戶:xzt
在查找表中進行比較輸出的硬件實現程序部分程序。
標簽: 程序 查找表 分 比較
上傳時間: 2017-04-20
上傳用戶:一諾88
一個32位元的浮點數乘法器,可將兩IEEE 754格式的值進行相乘
標簽: 浮點數 乘法器
上傳時間: 2013-12-26
上傳用戶:yuanyuan123
高速乘法器 高速乘法器 高速乘法器 高速乘法器
標簽: 乘法器
上傳時間: 2014-02-07
上傳用戶:wmwai1314
用HDPLD實現的高速并行乘法器,其輸入為兩個帶符號位的4位二進制數
標簽: HDPLD 高速并行 乘法器
上傳時間: 2017-05-16
上傳用戶:rocwangdp
布斯乘法器的語言描述功能違反外 暗暗達到
標簽: 乘法器 語言
上傳時間: 2017-05-22
上傳用戶:我干你啊
FPGA 開發板源碼。芯片為Mars EP1C6F.VHDL語言。可實現一些基本的功能。如乘法器、加法器、多路選擇器等。
標簽: FPGA Mars VHDL EP
上傳時間: 2017-05-25
上傳用戶:shizhanincc
FPGA開發板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。
標簽: Verilog EP1C6F FPGA Mars
上傳時間: 2014-11-10
上傳用戶:15736969615
用spice描述的8x8改進Booth碼加wallance壓縮的乘法器,并且進行了優化,時間性能相當高
標簽: wallance spice Booth 8x8
上傳時間: 2013-12-21
上傳用戶:lmeeworm
蟲蟲下載站版權所有 京ICP備2021023401號-1