力控注冊機
標簽: 力控注冊機
上傳時間: 2013-10-14
上傳用戶:kinochen
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有兩個文件對我們比較有用,假設生成了一個 asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時該文件也要加入工程。(在 ISE中點中該核,在對應的 processes 窗口中運行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。
標簽: modelsim 仿真 IP核 仿真庫
上傳時間: 2013-10-20
上傳用戶:lingfei
上傳時間: 2013-11-24
上傳用戶:wutong
定制簡單LED的IP核的設計源代碼
標簽: LED 定制 IP核 源代碼
上傳時間: 2013-10-19
上傳用戶:gyq
QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對話框,點擊Next;
標簽: Quartus RAM IP核 雙端口
上傳時間: 2013-10-18
上傳用戶:909000580
基于FPGA的GPIB接口IP核的研究與設計
標簽: FPGA GPIB 接口 IP核
上傳用戶:wudu0932
ISE新建工程及使用IP核步驟詳解
標簽: ISE IP核 工程
上傳時間: 2015-01-01
上傳用戶:liuxinyu2016
ISE_IP核創(chuàng)建教程及DDR3_ip核使用注意事項
標簽: ISE_IP DDR ip 教程
上傳用戶:wangyi39
NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。
標簽: NiosII 軟核處理器 步進電機 接口設計
上傳時間: 2015-01-02
上傳用戶:妄想演繹師
以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(tǒng)(SOPC),利用極少的硬件資源實現(xiàn)了可重構信號源。該系統(tǒng)基本功能都在FPGA芯片內(nèi)完成,利用 SOPC技術,在一片 FPGA 芯片上實現(xiàn)了整個信號源的硬件開發(fā)平臺,達到既簡化電路設計、又提高系統(tǒng)穩(wěn)定性和可靠性的目的。
標簽: FPGA DDS IP核 設計方案
上傳時間: 2013-12-22
上傳用戶:forzalife
蟲蟲下載站版權所有 京ICP備2021023401號-1