基于正點原子的F767核心板,這樣使得模擬電路非常簡單,同時功能強大。 采用4.3寸電容觸摸屏,實時顯示信號強度,電量等等,多種參數可調整,不同提示音,一鍵開關機,開機自動整定模擬電路參數。 本脈沖探測器不同于常見的工作方法,采用檢測回波信號脈沖的不同區間寬度來測定信號強度和區分不同金屬屬性的。探頭采用非常簡單的線圈繞制,外徑50cm,0.5漆包線繞19圈左右。 采用KiCad畫板,詳盡的原理圖和PCB.簡單易制作。
上傳時間: 2022-01-18
上傳用戶:
智能手機血壓計解決方案Moby 五大功能: 1、測量血壓,心率。 2、在軟件中加入分享功能,讓消費者可以經由手機將血壓數據傳送 到診所,讓醫生將數據整合到電腦病歷中(有特殊客戶群專售)。 3、使用客戶端專門的應用程序還可以自動記錄你每次測量的結果, 并存在數據庫中,它甚至還可以自動生成折線圖,用以顯示用戶血壓 的變化情況(大屏機顯示、數據庫在網上)。 4、Moby 與手機結合可隨時隨地量度自己的血壓,有關記錄更會自動 上載至產品專用網站,供用家隨時查閱(計劃也是用手機查詢) 5、利用運算資源,可以儲存多次測量結果,并在螢幕上顯示趨勢圖 (大屏智能機機顯示合適)。
標簽: 智能手機血壓計
上傳時間: 2022-03-06
上傳用戶:shjgzh
使用InnoSwitch3-Pro PowiGaN和MinE-CAP的3.3 W-21 V PPS電源的65 W USB PD 3.0
標簽: InnoSwitch3-Pro PowiGaN PPS電源
上傳時間: 2022-04-02
上傳用戶:kingwide
主要介紹前置放大器的降噪技術、低噪聲降噪的設計與制作及評價、電流輸入放大器的設計、負反饋電路的解析與電路仿真、差動放大器技術、隔離放大器,附錄:隔離放大器的試制;下冊為濾波器電路部分,主要涉及濾波器的概述、RC濾波器與RC電路網的設計、有源濾波器的設計、LC濾波器的設計、LC仿真型有源濾波器的設計、使用于濾波器的RCL、變壓器的活用、共模扼流圈與噪聲對策、鎖定放大器的原理與實驗、鎖定放大器的使用方法等。
上傳時間: 2022-04-16
上傳用戶:zhaiyawei
詳細介紹全志系列芯片多屏異顯的uboot、內核、dts、 fex等配置
上傳時間: 2022-05-04
上傳用戶:
原理圖 - 0文本說明 - 0樂鑫WROOM-32資料 - 0工具集 - 0Windows下開發環境搭建 - 0ESP32芯片資料 - 0AT資料 - 0Arduino ESP32 - 0Arduino開發環境 - 0Arduino ESP32開發教程 - 0課程Arduino代碼 - 05.Arduino ESP32使用DHT11.avi - 49.59MB4.Arduino ESP32 使用OLED屏.avi - 201.94MB3.Arduino ESP32 串口函數的使用.avi - 221.02MB
標簽: esp32
上傳時間: 2022-06-05
上傳用戶:
筆者詳細的談論許多在整合里會出現的微妙思路,如:如何把計數器/定時器整合在某個步驟里,從何提升模塊解讀性和擴展性。此外,在整合篇還有一個重要的討論,那就是 for,while 和 do ... while 等循環。這些都是一些順序語言的佼佼者,可是在 Verilog HDL 語言里它們就黯然失色。整合篇所討論的內容不單是循環而已,整合篇的第二個重點是理想時序和物理時序的整合。說實話,筆者自身也認為要結合“兩個時序”是一件苦差事,理想時序是 Verilog的行為,物理時序則是硬件的行為。不過在它們兩者之間又有微妙的 “黏糊點”,只要稍微利用一下這個“黏糊點”我們就可以非常輕松的寫出符合“兩個時序”的模塊,但是前提條件是充足了解“理想時序”。整合篇里還有一個重點,那就是“精密控時”。實現“精密控時”最笨的方法是被動式的設計方法,亦即一邊仿真,一邊估算時鐘的控制精度。這顯然是非常“傳統”而且“古老”的方法,雖然有效但往往就是最費精神和時間的。相反的,主動式是一種講求在代碼上和想象上實現“精密控時”的設計方法。主動式的設計方法是基于“理想時序”“建模技巧”和“仿順序操作”作為后盾的整合技巧。不說筆者吹牛,如果采用主動式的設計方法驅動 IIC 和 SDRAM 硬件,任何一段代碼都是如此合情合理。
標簽: verilogl
上傳時間: 2022-06-13
上傳用戶:
Abstract: A sliding mode observer and fractional-order phase-locked loop (FO-PLL) method is proposed for the sensorless speed control of a permanent magnet synchronous motor (PMSM).The saturation function is adopted in order to reduce the chattering phenomenon caused by the sliding mode observer. In this proposed FO-PLL, method, a regulable fractional order r is involved, which means that the FO-PLL provides an extra degree of freedom. In fact, the conventional phase-locked loop (PLL) applied in sensorless PMSM control can be seen as a special case of the proposed FO-PLL. By selecting a proper fractional order r a better performance may be achieved. The computer simulation results demonstrate the effectiveness of the proposed method.Key words: fractional calculus; fractional order phase-locked loop; sensorless control; sliding mode observer; permanent magnet synchronous motor; speed controll
上傳時間: 2022-06-18
上傳用戶:
隨著半導體技術的發展,模數轉換器(Analog to Digital Converter,ADC)作為模擬與數字接口電路的關鍵模塊,對性能的要求越來越高。為了滿足這些要求,模數轉換器正朝著低功耗、高分辨率和高速度方向快速發展。在磁盤驅動器讀取通道、測試設備、纖維光接收器前端和日期通信鏈路等高性能系統中,高速模數轉換器是最重要的結構單元。因此,對模數轉換器的性能,尤其是速度的要求與日俱增,甚至是決定系統性能的關鍵因素。在分析各種結構的高速模數轉換器的基礎上,本文設計了一個分辨率為6位,采樣時鐘為1GS/s的超高速模數轉換器。本設計采用的是最適合應用于超高速A/D轉換器的全并行結構,整個結構是由分壓電阻階梯,電壓比較器,數字編碼電路三部分組成。在電路設計過程中,主要從以下幾個方面進行分析和改進:采用了無采樣/保持電路的全并行結構;在預放大電路中,使用交叉耦合對晶體管作為負載來降低輸入電容和增加放大電路的帶寬,從而提高比較器的比較速度和信噪比;在比較器的輸出端采用時鐘控制的自偏置差分放大器作為輸出緩沖級,使得比較輸出結果能快速轉換為數字電平,以此來提高ADC的轉換速度;在編碼電路上,先將比較器輸出的溫度計碼轉換成格雷碼,再把格雷碼轉換成二進制碼,這樣進一步提高ADC的轉換速度和減少誤碼率。
上傳時間: 2022-06-22
上傳用戶:kingwide
作為一門面向對象的開源編程語言,python易于理解和擴展,并且使用起來非常方便。《python編程入門》涵蓋了python的方方面面,通過學習本書,讀者可以立即使用python編寫程序。作者james payne從python語言最基本的概念入手,重點介紹了python 2.6和3.1這兩個版本的實際應用。通過對一些現有的python程序進行深入分析,讀者能夠快速上手。《python編程入門》涵蓋的主題從字符串、列表和字典一直到類、對象和模塊。掌握這些內容后,讀者將學會如何迅速而自信地創建健壯、可靠而又可重用的python應用程序。
標簽: python
上傳時間: 2022-07-01
上傳用戶: