寫給小白們的FPGA入門設計實驗: 1. 寫在前面的話 2 2. Lab 1 : LCD1602 字符顯示設計 3 2.1. 摘要 2.2. 內容 2.3. 程序 2.4. 結果(問題,解決,體會) 3. Lab 2 : 4 位減法、加法器設計 3.1. 摘要 3.2. 內容 3.3. 程序 3.4. 結果(問題,解決,體會) 4. Lab 3 :三位二進制乘法器設計 4.1. 摘要 4.2. 內容 4.3. 程序 4.4. 結果(問題,解決,體會) 5. Lab 4 :序列檢測器設計 6. Lab 5 :變模計數器設計
上傳時間: 2013-11-05
上傳用戶:silenthink
隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關工具的推廣使廣大設計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠將工作重心轉移到功能實現上極大地提高了工作效率任何事務都是一分為二的有利就有弊我們發現現在越來越多的工程師不關心自己的電路實現形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導致物料成本上升更為要命的是由于不了解器件結構更不了解與器件結構緊密相關的設計技巧過分依賴綜合等工具工具不行自己也就束手無策導致問題遲遲不能解決從而嚴重影響開發周期導致開發成本急劇上升 目前我們的設計規模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經步入深亞微米時代而在對待深亞微米的器件上我們的設計方法將不可避免地發生變化要更多地關注以前很少關注的線延時我相信ASIC設計以后也會如此此時如果我們不在設計方法設計技巧上有所提高是無法面對這些龐大的基于深亞微米技術的電路設計而且現在的競爭越來越激勵從節約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能 本文從澄清一些錯誤認識開始從FPGA器件結構出發以速度路徑延時大小和面積資源占用率為主題描述在FPGA設計過程中應當注意的問題和可以采用的設計技巧本文對讀者的技能基本要求是熟悉數字電路基本知識如加法器計數器RAM等熟悉基本的同步電路設計方法熟悉HDL語言對FPGA的結構有所了解對FPGA設計流程比較了解
上傳時間: 2013-11-06
上傳用戶:asdfasdfd
寫給小白們的FPGA入門設計實驗: 1. 寫在前面的話 2 2. Lab 1 : LCD1602 字符顯示設計 3 2.1. 摘要 2.2. 內容 2.3. 程序 2.4. 結果(問題,解決,體會) 3. Lab 2 : 4 位減法、加法器設計 3.1. 摘要 3.2. 內容 3.3. 程序 3.4. 結果(問題,解決,體會) 4. Lab 3 :三位二進制乘法器設計 4.1. 摘要 4.2. 內容 4.3. 程序 4.4. 結果(問題,解決,體會) 5. Lab 4 :序列檢測器設計 6. Lab 5 :變模計數器設計
上傳時間: 2013-11-07
上傳用戶:zzbbqq99n
隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關工具的推廣使廣大設計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠將工作重心轉移到功能實現上極大地提高了工作效率任何事務都是一分為二的有利就有弊我們發現現在越來越多的工程師不關心自己的電路實現形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導致物料成本上升更為要命的是由于不了解器件結構更不了解與器件結構緊密相關的設計技巧過分依賴綜合等工具工具不行自己也就束手無策導致問題遲遲不能解決從而嚴重影響開發周期導致開發成本急劇上升 目前我們的設計規模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進已經步入深亞微米時代而在對待深亞微米的器件上我們的設計方法將不可避免地發生變化要更多地關注以前很少關注的線延時我相信ASIC設計以后也會如此此時如果我們不在設計方法設計技巧上有所提高是無法面對這些龐大的基于深亞微米技術的電路設計而且現在的競爭越來越激勵從節約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能 本文從澄清一些錯誤認識開始從FPGA器件結構出發以速度路徑延時大小和面積資源占用率為主題描述在FPGA設計過程中應當注意的問題和可以采用的設計技巧本文對讀者的技能基本要求是熟悉數字電路基本知識如加法器計數器RAM等熟悉基本的同步電路設計方法熟悉HDL語言對FPGA的結構有所了解對FPGA設計流程比較了解
上傳時間: 2015-01-02
上傳用戶:refent
本書用大量的篇幅講述了與計算機原理相關的條種編碼方法,并通過數字邏輯電路(包括邏輯與開關,邏輯門電路與觸發器,二進制加法器等)以及存儲器、微處理器的形式、組織及發展闡述了編碼的實現。此外,本書還涉及到計算機系統、操作系統、編程語言等的產生及發展,甚至對計算機圖形化的相關技術也給了一個全面的描述。閱讀本書,相信您會從它圖文并茂的編排組織,通俗風趣的語言文字、簡練豐富的背景知識中體會到作者超凡的智慧和深邃的學問。本書定會帶你去暢游計算機內部世界并和你共同去探索編碼的奧秘。本書適合各種技術背景的人閱讀,并可作為高等院校計算機或非計算機專業的教材使用
上傳時間: 2014-01-16
上傳用戶:1109003457
內附多路選擇器,74系列芯片VHDL源碼,加法器,FIR,比較器等大量例子,對初學VHDL語言很有好處??捎胢axplus,quartus,synplicity等綜合軟件進行調試
上傳時間: 2013-12-26
上傳用戶:ma1301115706
內有波形發生器,加法器,經典雙進程狀態機,偽隨機熟產生器,相應加法器的測試向量,16×8bit RAM,FIFO,通用RAM等源程序
標簽: 波形發生器
上傳時間: 2015-04-15
上傳用戶:hongmo
這是有關VHDL的相關源代碼,有簡易CPU、加法器、除法器、計數器等
上傳時間: 2015-04-26
上傳用戶:杜瑩12345
【經典設計】VHDL源代碼下載~~ 其中經典的設計有:【自動售貨機】、【電子鐘】、【紅綠燈交通信號系統】、【步進電機定位控制系統】、【直流電機速度控制系統】、【計算器】、【點陣列LED顯示控制系統】 基本數字邏輯設計有:【鎖存器】、【多路選擇器】、【三態門】、【雙向輸入|輸出端口】、【內部(緩沖)信號】、【編碼轉換】、【加法器】、【編碼器/譯碼器】、【4位乘法器】、【只讀存儲器】、【RSFF觸發器】、【DFF觸發器】、【JKFF觸發器】、【計數器】、【分頻器】、【寄存器】、【狀態機】
上傳時間: 2015-06-16
上傳用戶:chenxichenyue
verilog源碼,可實現兩位的加法器,在xillinx foundation 3.1下驗證通過
上傳時間: 2014-11-18
上傳用戶:123啊