當你認為你已經掌握了PCB 走線的特征阻抗Z0,緊接著一份數據手冊告訴你去設計一個特定的差分阻抗。令事情變得更困難的是,它說:“……因為兩根走線之間的耦合可以降低有效阻抗,使用50Ω的設計規則來得到一個大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計算它。 單線:圖1(a)演示了一個典型的單根走線。其特征阻抗是Z0,其上流經的電流為i。沿線任意一點的電壓為V=Z0*i( 根據歐姆定律)。一般情況,線對:圖1(b)演示了一對走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當我們將線2 向線1 靠近時,線2 上的電流開始以比例常數k 耦合到線1 上。類似地,線1 的電流i1 開始以同樣的比例常數耦合到線2 上。每根走線上任意一點的電壓,還是根據歐姆定律,
標簽: 差分阻抗
上傳時間: 2013-11-10
上傳用戶:KSLYZ
ProE 輪胎特征創建
標簽: ProE 輪胎 特征
上傳時間: 2013-04-15
上傳用戶:eeworm
阻抗測量手冊第2版
標簽: 阻抗測量
專輯類-Pro-E教程及相關資料專輯-134冊-38.9G ProE-輪胎特征創建-7頁-0.3M.pdf
標簽: ProE 0.3 輪胎
上傳時間: 2013-07-26
上傳用戶:shenlan
專輯類-測試技術專輯-134冊-1.93G 阻抗測量手冊第2版-109頁-5.8M.pdf
標簽: 109 5.8 阻抗測量
上傳時間: 2013-06-05
上傳用戶:15853744528
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
標簽: FPGA 標準 可編程
上傳時間: 2013-05-15
上傳用戶:shawvi
為了克服傳統的局部特征匹配算法對噪聲和圖像灰度非線性變換敏感的不足,提出了基于SIFT(Scale Invariant Feature Transform)描述算子的特征匹配算法。該算法首先
標簽: SIFT 特征匹配 新算法
上傳時間: 2013-04-24
上傳用戶:hphh
生物特征識別是指通過計算機,利用人體固有的生理特征,如指紋,靜脈來進行個人身份鑒別的技術。由于生物特征唯一性和不變性,使得生物特征識別與傳統的方法如數字密碼和身份證相比,具有更高的安全性和易用性。傳統的高性能自動識別系統大多基于PC平臺聯機應用,然而在實際應用中往往對自動識別系統要求有更高的便攜性和易用性,嵌入式技術的快速發展使得實現這樣的系統變為了可能。 生物特征識別系統主要由通用模塊的控制系統與非通用模塊的圖像采集設備與識別算法組成。本文針對通用模塊與非通用模塊接口問題進行研究和設計,實現了一個工作良好的嵌入式平臺。 本課題在設計核心板、擴展板、轉接板的硬件基礎上,移植實時操作系統Linux,編寫各種接口與模塊的驅動、多路攝像頭切換程序,并很好的解決了攝像頭采集生物特征時光強控制問題,為很好的采集到清晰圖像提供了一個良好穩定的硬件平臺。 本課題所設計的嵌入式系統通過測試,做了大量的實驗,并將所采集到的手指靜脈圖像進行討論分析,具有實用價值。
標簽: ARM 嵌入式 多模 生物特征識別
上傳時間: 2013-06-03
上傳用戶:lguotao
心血管系統疾病是現今世界上發病率和死亡率最高的疾病之一。T波交替(T-wavealtemans,TWA)作為一種非穩態的心電變異性現象,是指心電T波段振幅、形態甚至極性逐拍交替變化。大量研究表明,TWA與室性心律失常、心臟性猝死等有直接密切的關系,已成為一種無創獨立性預測指標。隨著數字信號處理技術和計算機技術的迅速發展,微伏級的TWA已經可以被檢出,并且精度越來越高。本文以T波交替檢測為中心,基于ARM給出了T波交替檢測技術原理性樣機的硬件及軟件,實現實時監護的目的。 在TWA檢測研究中,需要對心電信號進行預處理,即信號去噪和特征點檢測。小波分析以其多分辨率的特性和表征時頻兩域信號局部特征的能力成為我們選取的心電信號自動分析手段。文中采用小波變換將原始心電信號分解為不同頻段的細節信號,根據三種主要噪聲的不同能量分布,采用自適應閾值和軟硬閾值折衷處理策略用閾值濾波方法對原始信號進行去噪處理:同時基于心電信號的特征點R峰對應于Mexican-hat小波變換的極值點,因此我們使用Mexican-hat小波檢測R峰,通過附加檢測方案確保了位置的準確性,并根據需要提出了T波矩陣提取方法。 隨后文章介紹了T波交替的產生機理及研究進展,分別從臨床應用和檢測方法上展現了目前TWA的發展進程,并利用了譜分析法、相關分析法和移動平均修正算法分別從時域和頻域對一些樣本數據進行T波交替檢測。在檢測中譜分析法抗噪能力較強,但作為一種頻域檢測方法,無法檢測非穩態TWA信號,而相關分析法受呼吸、噪聲影響較大,數據要求較高,因此可以在譜分析檢測為陽性TWA基礎上,再對信號進行相關分析,從而克服自身算法缺陷,確定交替幅度和時間段。最后對影響檢測結果的因素進行討論研究,從而降低檢測誤差。 文章還設計了T波交替檢測技術原理性樣機的關鍵部分電路和軟件框架。硬件部分圍繞ARM核的Samsung S3C44BOX為核心,設計了該樣機的關鍵電路,包括采集模塊、數據處理模塊(外部存儲電路、通信接口電路等)。其中在采集模塊中針對心電信號是微弱信號并且干擾大的特點,采用了具有高共模抑制比和高輸入阻抗的分級放大電路,有效的提取了信號分量:A/D轉換電路保證了信號量化的高精度。利用USB接口芯片和刪內部異步串行通訊實現系統與外界聯系。系統軟件中首先介紹了系統的軟件開發環境,然后給出了心電信號分析及處理程序設計流程圖及實現,使它們共同完成系統的軟件監護功能。
標簽: ARM 檢測技術
上傳時間: 2013-07-27
上傳用戶:familiarsmile
阻抗計算工具, 比較方便實用,阻抗計算工具, 比較方便實用,
標簽: 阻抗 計算工具
上傳時間: 2013-07-30
上傳用戶:ziyu_job1234
蟲蟲下載站版權所有 京ICP備2021023401號-1