亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

特殊<b>寄存器</b>

  • LPC1300用戶手冊(cè) 16位定時(shí)計(jì)數(shù)器CT16B01

    14.1本章導(dǎo)讀所有LPC1300系列Cortex-M3微控制器的16位定時(shí)器塊都相同。14.2基本配制CT16B0/1采用以下寄存器進(jìn)行配制:1)管腳:CT16B0/1管腳必須通過IOCONFIG寄存器塊進(jìn)行配制(見“I/O配制寄存器IOCON_PIOn”小節(jié))。2)功率與外設(shè)時(shí)鐘:在SYSAHBCLKCTRL寄存器中置位位7與位8(見表“系統(tǒng)AHB時(shí)鐘控制寄存器位描述”)。

    標(biāo)簽: 1300 LPC 16B B01

    上傳時(shí)間: 2013-11-16

    上傳用戶:liuwei6419

  • 基于單片機(jī)的簡(jiǎn)單電子琴(源代碼)

    簡(jiǎn)單電子琴的51單片機(jī)程序 #include<reg51.h>       //包含51單片機(jī)寄存器定義的頭文件 sbit P14=P1^4;     //將P14位定義為P1.4引腳 sbit P15=P1^5;          //將P15位定義為P1.5引腳 sbit P16=P1^6;     //將P16位定義為P1.6引腳 sbit P17=P1^7;     //將P17位定義為P1.7引腳 unsigned char keyval;   //定義變量?jī)?chǔ)存按鍵值 sbit sound=P2^0;     //將sound定義為P2.0 unsigned int C;     //全局變量,儲(chǔ)存定時(shí)器的定時(shí)常數(shù) unsigned int f;     //全局變量,儲(chǔ)存音階的頻率 //以下是C調(diào)低音的音頻宏定義 #define l_dao 262     //將“l_dao”宏定義為低音“1”的頻率262Hz #define l_re 294     //將“l_re” 宏定義為低音“2”的頻率294Hz #define l_mi 330     //將“l_mi” 宏定義為低音“3”的頻率330Hz #define l_fa 349        //將“l_fa” 宏定義為低音“4”的頻率349Hz #define l_sao 392       //將“l_sao”宏定義為低音“5”的頻率392Hz #define l_la 440        //將“l_la” 宏定義為低音“6”的頻率440Hz #define l_xi 494        //將“l_xi” 宏定義為低音“7”的頻率494Hz //以下是C調(diào)中音的音頻宏定義 #define dao 523     //將“dao”宏定義為低音“1”的頻率Hz #define re 587 //將“re” 宏定義為低音“2”的頻率Hz #define mi 659 //將“mi” 宏定義為低音“3”的頻率Hz #define fa 698 //將“fa” 宏定義為低音“4”的頻率Hz #define sao 784 //將“sao”宏定義為低音“5”的頻率Hz #define la 880 //將“la” 宏定義為低音“6”的頻率Hz #define xi 988 //將“xi” 宏定義為低音“7”的頻率Hz

    標(biāo)簽: 單片機(jī) 電子琴 源代碼

    上傳時(shí)間: 2013-11-09

    上傳用戶:tian126vip

  • 基于VHDL的FPGA和Nios II實(shí)例精煉(劉福奇)

      基于VHDL的FPGA和Nios II 實(shí)例精煉【作者:劉福奇;出版社:北京航空航天大學(xué)出版社】(本書優(yōu)酷視頻地址:http://www.youku.com/playlist_show/id_5882081.html)   內(nèi)容簡(jiǎn)介:本書分為4個(gè)部分:Quartus Ⅱ軟件的基本操作、VHDL語(yǔ)法介紹、FPGA設(shè)計(jì)實(shí)例和Nios Ⅱ設(shè)計(jì)實(shí)例;總結(jié)了編者幾年來的FPGA設(shè)計(jì)經(jīng)驗(yàn),力求給初學(xué)者或是想接觸這方面知識(shí)的讀者提供一種快速入門的方法;適合電子相關(guān)專業(yè)的大學(xué)生、FPGA的初學(xué)者以及對(duì)FPGA有興趣的電子工程師。初學(xué)者可以按照步驟學(xué)習(xí)。本書中提及到時(shí)間計(jì)算問題,不光提出有時(shí)間戳的方法, 還介紹了一種通過讀取定時(shí)器的寄存器來計(jì)算時(shí)間的方法。其實(shí),有人認(rèn)為,本書最好的部分是:DMA的實(shí)現(xiàn)說明(本書從3個(gè)方面講述了DMA的使用)?,F(xiàn)在學(xué)習(xí)Verilog HDL的人或許比較多,但是用VHDL的人可以學(xué)習(xí)下,這本書還是很不錯(cuò)的。

    標(biāo)簽: VHDL FPGA Nios

    上傳時(shí)間: 2014-07-10

    上傳用戶:米米陽(yáng)123

  • XAPP719 -利用USR_ACCESS寄存器實(shí)現(xiàn)PowerPC高速緩存配置

    The Virtex™-4 user access register (USR_ACCESS_VIRTEX4) is a 32-bit register thatprovides direct access to bitstream data by the FPGA fabric. It is useful for loadingPowerPC™ 405 (PPC405) processor caches and/or other data into the FPGA after the FPGAhas been configured, thus achieving partial reconfiguration. The USR_ACCESS_VIRTEX4register is programmed through the bitstream with a command that writes a series of 32-bitwords.

    標(biāo)簽: USR_ACCESS PowerPC XAPP 719

    上傳時(shí)間: 2013-12-23

    上傳用戶:yuanwenjiao

  • 狀態(tài)機(jī)學(xué)習(xí)心得

      FSM 分兩大類:米里型和摩爾型。   組成要素有輸入(包括復(fù)位),狀態(tài)(包括當(dāng)前狀態(tài)的操作),狀態(tài)轉(zhuǎn)移條件,狀態(tài)的輸出條件。   設(shè)計(jì)FSM 的方法和技巧多種多樣,但是總結(jié)起來有兩大類:第一種,將狀態(tài)轉(zhuǎn)移和狀態(tài)的操作和判斷等寫到一個(gè)模塊(process、block)中。另一種是將狀態(tài)轉(zhuǎn)移單獨(dú)寫成一個(gè)模塊,將狀態(tài)的操作和判斷等寫到另一個(gè)模塊中(在Verilog 代碼中,相當(dāng)于使用兩個(gè)“always” block)。其中較好的方式是后者。其原因   如下:   首先FSM 和其他設(shè)計(jì)一樣,最好使用同步時(shí)序方式設(shè)計(jì),好處不再累述。而狀態(tài)機(jī)實(shí)現(xiàn)后,狀態(tài)轉(zhuǎn)移是用寄存器實(shí)現(xiàn)的,是同步時(shí)序部分。狀態(tài)的轉(zhuǎn)移條件的判斷是通過組合邏輯判斷實(shí)現(xiàn)的,之所以第二種比第一種編碼方式合理,就在于第二種編碼將同步時(shí)序和組合邏輯分別放到不同的程序塊(process,block) 中實(shí)現(xiàn)。這樣做的好處不僅僅是便于閱讀、理解、維護(hù),更重要的是利于綜合器優(yōu)化代碼,利于用戶添加合適的時(shí)序約束條件,利于布局布線器實(shí)現(xiàn)設(shè)計(jì)。顯式的 FSM 描述方法可以描述任意的FSM(參考Verilog 第四版)P181 有限狀態(tài)機(jī)的說明。兩個(gè) always 模塊。其中一個(gè)是時(shí)序模塊,一個(gè)為組合邏輯。時(shí)序模塊設(shè)計(jì)與書上完全一致,表示狀態(tài)轉(zhuǎn)移,可分為同步與異步復(fù)位。

    標(biāo)簽: 狀態(tài)

    上傳時(shí)間: 2015-01-02

    上傳用戶:aa17807091

  • 在FPGA中基于信元的FIFO設(shè)計(jì)方法實(shí)戰(zhàn)方法

      設(shè)計(jì)工程師通常在FPGA上實(shí)現(xiàn)FIFO(先進(jìn)先出寄存器)的時(shí)候,都會(huì)使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對(duì)性變差,某些情況下會(huì)變得不方便或者將增加硬件成本。此時(shí),需要進(jìn)行自行FIFO設(shè)計(jì)。本文提供了一種基于信元的FIFO設(shè)計(jì)方法以供設(shè)計(jì)者在適當(dāng)?shù)臅r(shí)候選用。這種方法也適合于不定長(zhǎng)包的處理。

    標(biāo)簽: FPGA FIFO 信元 設(shè)計(jì)方法

    上傳時(shí)間: 2013-11-05

    上傳用戶:ch3ch2oh

  • 基于FPGA 的方向?yàn)V波器指紋圖像增強(qiáng)算法實(shí)現(xiàn)

    設(shè)計(jì)了一種基于FPGA純硬件方式實(shí)現(xiàn)方向?yàn)V波的指紋圖像增強(qiáng)算法。設(shè)計(jì)采用寄存器傳輸級(jí)(RTL)硬件描述語(yǔ)言(Verilog HDL),利用時(shí)分復(fù)用和流水線處理等技術(shù),完成了方向?yàn)V波指紋圖像增強(qiáng)算法在FPGA上的實(shí)現(xiàn)。整個(gè)系統(tǒng)通過了Modelsim的仿真驗(yàn)證并在Terasic公司的DE2平臺(tái)上完成了硬件測(cè)試。設(shè)計(jì)共消耗了3716個(gè)邏輯單元,最高處理速度可達(dá)92.93MHz。以50MHz頻率工作時(shí),可在0.5s以內(nèi)完成一幅256&amp;amp;#215;256指紋圖像的增強(qiáng)處理。

    標(biāo)簽: FPGA 方向 指紋 圖像增強(qiáng)算法

    上傳時(shí)間: 2013-11-06

    上傳用戶:rishian

  • 一種用GAL器件實(shí)現(xiàn)的可編程計(jì)數(shù)器

    摘要:介紹用一片GAL16V8實(shí)現(xiàn)的模≤2n可編程計(jì)數(shù)器。它是基于“最大長(zhǎng)度移位寄存器式計(jì)數(shù)器”的原理設(shè)計(jì)而成的.電路簡(jiǎn)單可靠.同時(shí)介紹一種由它組成的實(shí)用電路——由GAL實(shí)現(xiàn)時(shí)、分、秒計(jì)時(shí)的數(shù)字鐘電路。 關(guān)鍵詞:GAL   最大長(zhǎng)度移位寄存器式計(jì)數(shù)器

    標(biāo)簽: GAL 器件 可編程計(jì)數(shù)器

    上傳時(shí)間: 2013-11-12

    上傳用戶:comua

  • 通用陣列邏輯GAL實(shí)現(xiàn)基本門電路的設(shè)計(jì)

    通用陣列邏輯GAL實(shí)現(xiàn)基本門電路的設(shè)計(jì) 一、實(shí)驗(yàn)?zāi)康?1.了解GAL22V10的結(jié)構(gòu)及其應(yīng)用; 2.掌握GAL器件的設(shè)計(jì)原則和一般格式; 3.學(xué)會(huì)使用VHDL語(yǔ)言進(jìn)行可編程邏輯器件的邏輯設(shè)計(jì); 4.掌握通用陣列邏輯GAL的編程、下載、驗(yàn)證功能的全部過程。 二、實(shí)驗(yàn)原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構(gòu)成。GAL芯片必須借助GAL的開發(fā)軟件和硬件,對(duì)其編程寫入后,才能使GAL芯片具有預(yù)期的邏輯功能。GAL22V10有10個(gè)I/O口、12個(gè)輸入口、10個(gè)寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術(shù)結(jié)合起來,在功能和結(jié)構(gòu)上與GAL22V10完全相同,并沿用了GAL22V10器件的標(biāo)準(zhǔn)28腳PLCC封裝。ispGAl22V10的傳輸時(shí)延低于7.5ns,系統(tǒng)速度高達(dá)100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個(gè)輸出單元平均能夠容納12個(gè)乘積項(xiàng),最多的單元可達(dá)16個(gè)乘積項(xiàng),因而更為適用大型狀態(tài)機(jī)、狀態(tài)控制及數(shù)據(jù)處理、通訊工程、測(cè)量?jī)x器等領(lǐng)域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實(shí)現(xiàn)諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實(shí)現(xiàn)在系統(tǒng)編程,每片ispGAL22V10需要有四個(gè)在系統(tǒng)編程引腳,它們是串行數(shù)據(jù)輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時(shí)鐘(SCLK)。這四個(gè)ISP控制信號(hào)巧妙地利用28腳PLCC封裝GAL22V10的四個(gè)空腳,從而使得兩種器件的引腳相互兼容。在系統(tǒng)編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬(wàn)次在系統(tǒng)編程。 ispGAL22V10的內(nèi)部結(jié)構(gòu)圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語(yǔ)言編寫的源程序,是不能直接對(duì)芯片編程下載的,必須經(jīng)過計(jì)算機(jī)軟件對(duì)其進(jìn)行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡(jiǎn)稱為JED文件)。通過相應(yīng)的軟件及編程電纜再將JED數(shù)據(jù)文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡(jiǎn)介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設(shè)計(jì)輸入可采用原理圖、硬件描述語(yǔ)言、混合輸入三種方式。能對(duì)所設(shè)計(jì)的數(shù)字電子系統(tǒng)進(jìn)行功能仿真和時(shí)序仿真。編譯器是此軟件的核心,能進(jìn)行邏輯優(yōu)化,將邏輯映射到器件中去,自動(dòng)完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經(jīng)由一個(gè)圖形用戶接口選擇I/O設(shè)置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發(fā)者一個(gè)簡(jiǎn)單而有力的工具。

    標(biāo)簽: GAL 陣列 邏輯 門電路

    上傳時(shí)間: 2013-11-17

    上傳用戶:看到了沒有

  • DRAM內(nèi)存模塊的設(shè)計(jì)技術(shù)

    第二部分:DRAM 內(nèi)存模塊的設(shè)計(jì)技術(shù)..............................................................143第一章 SDR 和DDR 內(nèi)存的比較..........................................................................143第二章 內(nèi)存模塊的疊層設(shè)計(jì).............................................................................145第三章 內(nèi)存模塊的時(shí)序要求.............................................................................1493.1 無緩沖(Unbuffered)內(nèi)存模塊的時(shí)序分析.......................................1493.2 帶寄存器(Registered)的內(nèi)存模塊時(shí)序分析...................................154第四章 內(nèi)存模塊信號(hào)設(shè)計(jì).................................................................................1594.1 時(shí)鐘信號(hào)的設(shè)計(jì).......................................................................................1594.2 CS 及CKE 信號(hào)的設(shè)計(jì)..............................................................................1624.3 地址和控制線的設(shè)計(jì)...............................................................................1634.4 數(shù)據(jù)信號(hào)線的設(shè)計(jì)...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內(nèi)存模塊的功耗計(jì)算.............................................................................172第六章 實(shí)際設(shè)計(jì)案例分析.................................................................................178 目前比較流行的內(nèi)存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內(nèi)存采用阻抗受控制的串行連接技術(shù),在這里我們將不做進(jìn)一步探討,本文所總結(jié)的內(nèi)存設(shè)計(jì)技術(shù)就是針對(duì)SDRAM 而言(包括SDR 和DDR)?,F(xiàn)在我們來簡(jiǎn)單地比較一下SDR 和DDR,它們都被稱為同步動(dòng)態(tài)內(nèi)存,其核心技術(shù)是一樣的。只是DDR 在某些功能上進(jìn)行了改進(jìn),所以DDR 有時(shí)也被稱為SDRAM II。DDR 的全稱是Double Data Rate,也就是雙倍的數(shù)據(jù)傳輸率,但是其時(shí)鐘頻率沒有增加,只是在時(shí)鐘的上升和下降沿都可以用來進(jìn)行數(shù)據(jù)的讀寫操作。對(duì)于SDR 來說,市面上常見的模塊主要有PC100/PC133/PC166,而相應(yīng)的DDR內(nèi)存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    標(biāo)簽: DRAM 內(nèi)存模塊 設(shè)計(jì)技術(shù)

    上傳時(shí)間: 2013-10-18

    上傳用戶:宋桃子

主站蜘蛛池模板: 台南县| 罗甸县| 盖州市| 英吉沙县| 重庆市| 蛟河市| 读书| 田林县| 静安区| 建瓯市| 汉寿县| 开江县| 闸北区| 怀安县| 鄂托克旗| 建德市| 平顺县| 元朗区| 榆社县| 庆元县| 大洼县| 金坛市| 沈阳市| 牟定县| 绥棱县| 榆林市| 家居| 台安县| 工布江达县| 朔州市| 从江县| 中超| 成都市| 台东县| 胶州市| 康定县| 博白县| 汪清县| 遂宁市| 罗甸县| 壤塘县|