亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

目標(biāo)運動分析

  • 在ISE中直接調用chipscope進行在線邏輯分析

    在ISE中直接調用chipscope進行在線邏輯分析

    標簽: chipscope ISE 邏輯分析

    上傳時間: 2013-11-02

    上傳用戶:13188549192

  • 使用Timequest約束和分析源同步電路

    04_使用Timequest約束和分析源同步電路

    標簽: Timequest 同步電路

    上傳時間: 2015-01-01

    上傳用戶:梧桐

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調的特點,重點提出了基于FPGA實現的DDS正弦信號發生器的兩種改進方法,經過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。

    標簽: FPGA DDS 雜散分析

    上傳時間: 2013-11-21

    上傳用戶:himbly

  • 時序分析的好資料

    時序分析的好資料

    標簽: 時序分析

    上傳時間: 2013-12-21

    上傳用戶:yuhaihua_tony

  • 于博士信號完整性分析入門-初稿

    信號完整性 分析 新手入門知識

    標簽: 信號完整性

    上傳時間: 2013-10-31

    上傳用戶:wangjg

  • 對Altera 28nm FPGA浮點DSP設計流程和性能的獨立分析

      電子發燒友網核心提示:Altera公司昨日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。    Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。

    標簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

  • 常用PCB基材性能分析-FR4

    常用PCB基材性能分析

    標簽: PCB FR 基材 性能分析

    上傳時間: 2013-11-08

    上傳用戶:epson850

  • PCB板常見按故障分析

    PCB板常見按故障分析

    標簽: PCB 故障分析

    上傳時間: 2013-10-30

    上傳用戶:1234567890qqq

  • XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接

    XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-06

    上傳用戶:wentianyou

  • 高速PCB中微帶線的串擾分析

      對高速PCB中的微帶線在多種不同情況下進行了有損傳輸的串擾仿真和分析, 通過有、無端接時改變線間距、線長和線寬等參數的仿真波形中近端串擾和遠端串擾波形的直觀變化和對比, 研究了高速PCB設計中串擾的產生和有效抑制, 相關結論對在高速PCB中合理利用微帶線進行信號傳輸提供了一定的依據.

    標簽: PCB 微帶線 串擾分析

    上傳時間: 2015-01-02

    上傳用戶:haohao

主站蜘蛛池模板: 新泰市| 临安市| 永和县| 四会市| 福贡县| 高密市| 兴仁县| 启东市| 武义县| 保德县| 大竹县| 新竹市| 皮山县| 黑龙江省| 航空| 三穗县| 盐池县| 迭部县| 余江县| 惠来县| 绥阳县| 杭州市| 井研县| 岑巩县| 广东省| 大渡口区| 封丘县| 五台县| 汝州市| 镇巴县| 基隆市| 合作市| 高密市| 紫云| 桦南县| 晋中市| 马鞍山市| 宁明县| 健康| 皋兰县| 吴桥县|