亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

端口檢測

  • 在Delphi 環(huán)境下編寫的串口調(diào)試程序 ,能與下位機(jī)(MSP430F147)實(shí)現(xiàn)串口485通訊.完成對下位機(jī)狀態(tài)的檢測.校準(zhǔn). 對於使用Delphi的串口編程有一定的作用.

    在Delphi 環(huán)境下編寫的串口調(diào)試程序 ,能與下位機(jī)(MSP430F147)實(shí)現(xiàn)串口485通訊.完成對下位機(jī)狀態(tài)的檢測.校準(zhǔn). 對於使用Delphi的串口編程有一定的作用.

    標(biāo)簽: Delphi 430F F147 串口

    上傳時(shí)間: 2017-05-05

    上傳用戶:asasasas

  • FPGA中多標(biāo)準(zhǔn)可編程IO端口的設(shè)計(jì).rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡化系統(tǒng)級的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。

    標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程

    上傳時(shí)間: 2013-05-15

    上傳用戶:shawvi

  • FPGA可配置端口電路的設(shè)計(jì).rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對芯片電路測試設(shè)計(jì)的要求。 4.對于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時(shí)間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • 基于VerilogHDL雙向端口的設(shè)計(jì)與實(shí)現(xiàn)

    fpga 設(shè)計(jì)參考資料。雙向端口設(shè)計(jì)參考。

    標(biāo)簽: VerilogHDL 雙向端口

    上傳時(shí)間: 2013-07-09

    上傳用戶:waizhang

  • 多端口主從式多機(jī)通信系統(tǒng)的研究

    利用端口串行通信接口卡來擴(kuò)展多個(gè)串行口是解決工業(yè)過程中集散控制系統(tǒng)的一種有效方法,文中介紹了利用MOXA公司生產(chǎn)的8端口串行通信接口板在PC機(jī)與89C51單片機(jī)之間進(jìn)行串行通信的擴(kuò)展方法,給出了使用多

    標(biāo)簽: 多端口 多機(jī)通信

    上傳時(shí)間: 2013-07-20

    上傳用戶:風(fēng)之驕子

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對芯片電路測試設(shè)計(jì)的要求。 4.對于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • 異步FIFO是用來適配不同異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無損傳輸

    異步FIFO是用來適配不同時(shí)鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),使得整個(gè)系統(tǒng)可靠性高和抗干擾能力強(qiáng),系統(tǒng)可以工作在讀寫時(shí)鐘頻率漂移達(dá)到正負(fù)300PPM的惡劣環(huán)境。并且由于采用了模塊化結(jié)構(gòu),使得系統(tǒng)具有良好的可擴(kuò)充性。

    標(biāo)簽: FIFO GRAY RAM 適配

    上傳時(shí)間: 2013-08-08

    上傳用戶:13817753084

  • FPGA中雙向端口IO的研究

    FPGA中雙向端口IO的研究FPGA中雙向端口IO的研究.

    標(biāo)簽: FPGA 雙向端口

    上傳時(shí)間: 2013-08-09

    上傳用戶:fdfadfs

  • FPGA中雙向端口I/O的設(shè)計(jì)

    :針對現(xiàn)場可編程門陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號處理系統(tǒng)。

    標(biāo)簽: FPGA 雙向端口

    上傳時(shí)間: 2013-08-17

    上傳用戶:xiaoyunyun

  • cpld與單片機(jī)8051的通信的設(shè)計(jì)方法 以及cpld和單片機(jī)的端口對應(yīng)

    cpld與單片機(jī)8051的通信的設(shè)計(jì)方法 以及cpld和單片機(jī)的端口對應(yīng)

    標(biāo)簽: cpld 8051 單片機(jī) 通信

    上傳時(shí)間: 2013-09-01

    上傳用戶:wettetw

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
狠狠色伊人亚洲综合成人| 亚洲国产乱码最新视频| 国产亚洲欧洲一区高清在线观看 | 黄色亚洲在线| 欧美国产日韩a欧美在线观看| 伊人春色精品| 一区二区在线免费观看| 宅男噜噜噜66国产日韩在线观看| 欧美三日本三级少妇三2023| 久久免费精品日本久久中文字幕| aaa亚洲精品一二三区| 1769国内精品视频在线播放| 欧美国产一区二区在线观看 | 国产精品尤物福利片在线观看| 亚洲一区二区视频在线| 亚洲电影成人| 一区二区三区我不卡| 国产一区二区三区久久 | 国产综合欧美在线看| 国产精品一区久久久| 欧美一区成人| 久久精品国产免费观看| 欧美xx视频| 麻豆精品精华液| 久久在线视频在线| 欧美精品久久99| 国产欧美综合一区二区三区| 欧美日韩国产系列| 欧美日韩国产高清视频| 欧美三级电影一区| 国产九九精品| 亚洲精品久久久久久下一站| 亚洲片国产一区一级在线观看| 韩国精品在线观看| 这里只有精品电影| 欧美大片免费久久精品三p| 国产精品视频一区二区高潮| 欧美一区三区三区高中清蜜桃 | 久久精品最新地址| 亚洲欧美日韩一区二区三区在线观看 | 欧美va天堂| 欧美激情国产日韩精品一区18| 国产精品久久久久aaaa九色| 亚洲电影成人| 久久九九国产| 欧美高清一区二区| 亚洲国产精品电影| 久久国产一区二区三区| 欧美性淫爽ww久久久久无| 伊人激情综合| 久久深夜福利| 在线成人av| 一区二区三区导航| 欧美成人一区在线| 亚洲精品国产无天堂网2021| 男人插女人欧美| 亚洲剧情一区二区| 国产精品二区在线| 亚洲一区二区久久| 国产日韩欧美精品综合| 中日韩美女免费视频网站在线观看| 久久久久久久网站| 亚洲国产一区二区精品专区| 欧美精品日韩| 亚洲男女自偷自拍图片另类| 欧美午夜视频一区二区| 亚洲欧美制服另类日韩| 亚洲影院色无极综合| 一区二区三区成人| 欧美视频在线观看免费网址| 在线一区欧美| 国产一区二区三区四区hd| 久久综合久久久| 亚洲激情成人| 欧美电影专区| 久久精品欧洲| 午夜视频在线观看一区二区| 亚洲日本中文字幕区| 欧美日本中文| 欧美不卡视频一区| 久久人91精品久久久久久不卡| 黄色成人精品网站| 欧美午夜精品理论片a级大开眼界 欧美午夜精品理论片a级按摩 | 久久婷婷影院| 欧美中文字幕视频| 亚洲性视频h| 国产精品99久久久久久久vr| 欧美日本在线播放| 美女露胸一区二区三区| 一区二区三区欧美视频| 亚洲伦理网站| 亚洲精品在线一区二区| 亚洲风情在线资源站| 欧美激情二区三区| 久久蜜臀精品av| 久久久久免费观看| 久久综合久久综合九色| 久久精品人人做人人综合| 欧美在线|欧美| 久久国产精品亚洲va麻豆| 亚洲欧美美女| 亚洲视频1区| 亚洲欧美日韩国产另类专区| 欧美中日韩免费视频| 久久躁狠狠躁夜夜爽| 欧美一级免费视频| 久久久久久久久久久久久久一区| 国产精品视频1区| 卡通动漫国产精品| 欧美日韩一区三区| 国产日韩精品在线播放| 在线国产日韩| 亚洲国产影院| 亚洲精品在线视频观看| 亚洲私拍自拍| 暖暖成人免费视频| 国产精品美女久久| 在线精品视频一区二区| 亚洲卡通欧美制服中文| 亚洲欧美综合国产精品一区| 久久久xxx| 国产精品vvv| 国产一区久久| 亚洲欧美日韩在线一区| 蜜桃久久精品乱码一区二区| 国产精品一级久久久| 亚洲精品免费网站| 激情欧美日韩| 久久嫩草精品久久久精品一| 激情综合色丁香一区二区| 亚洲国产女人aaa毛片在线| 亚洲你懂的在线视频| 欧美私人啪啪vps| 最新国产拍偷乱拍精品| 欧美成人一区在线| 亚洲欧洲一二三| 欧美精品videossex性护士| 亚洲东热激情| 噜噜噜91成人网| 欧美日韩国产黄| 亚洲精品欧美专区| 欧美激情1区2区3区| 最新国产乱人伦偷精品免费网站| 欧美一级午夜免费电影| 国产精品永久免费观看| 午夜日韩电影| 久热精品视频在线观看一区| 亚洲国产日韩美| 欧美精品99| 欧美自拍偷拍午夜视频| 亚洲精品日韩欧美| 欧美xxxx在线观看| 欧美一级二区| 亚洲精品五月天| 亚洲看片免费| 欧美99久久| 在线欧美日韩| 国产精品一级在线| 久久久久久久综合狠狠综合| 亚洲国产精品国自产拍av秋霞| 国产精品xvideos88| 欧美成年人视频| 欧美日本免费一区二区三区| 亚洲伦理在线| 亚洲人成在线观看| 在线观看国产日韩| 欧美伦理91| 久久久久成人精品| 久久精品人人做人人爽| 亚洲美女区一区| 亚洲日本欧美日韩高观看| 在线免费不卡视频| 狠狠色狠狠色综合系列| 国产一区视频在线观看免费| 国产毛片精品国产一区二区三区| 欧美精品福利视频| 欧美日韩成人综合天天影院| 六月天综合网| 欧美精品在线视频| 欧美三级网址| 国产欧美精品一区二区色综合| 欧美三级资源在线| 欧美国产一区二区在线观看| 欧美国产激情| 国产精品久久久久久av下载红粉| 欧美日韩一区二区国产| 欧美性猛交99久久久久99按摩| 国产精品videosex极品| 欧美日韩高清在线播放| 国产精品视频在线观看| 尤物在线精品| 亚洲专区一区| 老司机精品导航| 女女同性精品视频| 国产精品美女久久久浪潮软件| 国产偷自视频区视频一区二区| 韩国福利一区| 91久久久久久| 久久久综合激的五月天| 欧美日韩亚洲一区|