亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

終端服務(wù)器

  • 基于軟件無(wú)線電的16QAM調(diào)制解調(diào)器設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    本文將高效數(shù)字調(diào)制方式QAM和軟件無(wú)線電技術(shù)相結(jié)合,在大規(guī)模可編程邏輯器件FPGA上對(duì)16QAM算法實(shí)現(xiàn)。在當(dāng)今頻譜資源日趨緊缺的情況下有很大現(xiàn)實(shí)意義。 論文對(duì)16QAM軟件實(shí)現(xiàn)的基礎(chǔ)理論,帶通采樣理論、變速率數(shù)字信號(hào)處理相關(guān)抽取內(nèi)插技術(shù)做了推導(dǎo)和分析;深入研究了軟件無(wú)線電核心技術(shù)數(shù)字下變頻原理和其實(shí)現(xiàn)結(jié)構(gòu);對(duì)CIC、半帶等高效數(shù)字濾波器原理結(jié)構(gòu)和性能作了研究;16QAM調(diào)制和解調(diào)系統(tǒng)設(shè)計(jì)采用自項(xiàng)向下設(shè)計(jì)思想;采用硬件描述語(yǔ)言VerilogHDL在EDA工具QuartusII環(huán)境下實(shí)現(xiàn)代碼輸入;對(duì)系統(tǒng)調(diào)試采用了算法仿真和在系統(tǒng)實(shí)測(cè)調(diào)試相結(jié)合方法。 論文首先對(duì)16QAM調(diào)制解調(diào)算法進(jìn)行系統(tǒng)級(jí)仿真,并對(duì)實(shí)現(xiàn)的各模塊的可行性仿真驗(yàn)證,在此基礎(chǔ)上,完成了調(diào)制端16QAM信號(hào)的時(shí)鐘分頻模塊、串并轉(zhuǎn)換模塊、星座映射、8倍零值內(nèi)插、低通濾波以及FPGA和AD9857接口等模塊;解調(diào)器主要完成帶通采樣、16倍CIC抽取濾波,升余弦滾降濾波,以及16QAM解碼等模塊,實(shí)現(xiàn)了16QAM調(diào)制器;給出了中頻信號(hào)時(shí)域測(cè)試波形和頻譜圖。本系統(tǒng)在200KHz帶寬下實(shí)現(xiàn)了512Kbps的高速數(shù)據(jù)數(shù)率傳輸。論文還對(duì)增強(qiáng)型數(shù)字鎖相環(huán)EPLL的實(shí)現(xiàn)結(jié)構(gòu)進(jìn)行了研究和性能分析。

    標(biāo)簽: FPGA QAM 16

    上傳時(shí)間: 2013-07-10

    上傳用戶(hù):kennyplds

  • 音頻延長(zhǎng)器

    "立體聲音頻延長(zhǎng)器面板型"是我公司自主獨(dú)立開(kāi)發(fā)的產(chǎn)品.它使用五類(lèi)或五類(lèi)以上非屏蔽雙絞線作為傳輸介質(zhì),采用ABS塑膠外殼,接線簡(jiǎn)單方便,發(fā)送端與音頻信號(hào)源連接,接收端連接到揚(yáng)聲器.成對(duì)使用,抗干擾能力強(qiáng),音頻可以傳輸300米遠(yuǎn)的距離。無(wú)需外接電源。

    標(biāo)簽: 音頻 延長(zhǎng)器

    上傳時(shí)間: 2013-05-16

    上傳用戶(hù):Altman

  • 基于ARMFPGA的雷達(dá)伺服控制器設(shè)計(jì)

    這篇論文在系統(tǒng)分析國(guó)內(nèi)外雷達(dá)伺服控制系統(tǒng)研究現(xiàn)狀的基礎(chǔ)上,選定以ARM為內(nèi)核的基于ARM+FPGA的雷達(dá)伺服控制器為研究對(duì)象。 首先,根據(jù)雷達(dá)伺服控制系統(tǒng)功能要求與性能指標(biāo),進(jìn)行系統(tǒng)的硬件設(shè)計(jì):選擇基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作為主控芯片,ARM與FPGA的連接形式采用中斷+存儲(chǔ)器的形式;將ARM與FPGA上多余的引腳引出作為將來(lái)升級(jí)的需要;還畫(huà)出ARM+FPGA的雷達(dá)伺服控制器的系統(tǒng)圖并制作了PCB板。 其次,選用PID對(duì)伺服系統(tǒng)進(jìn)行控制,模糊神經(jīng)網(wǎng)絡(luò)綜合了模糊控制和神經(jīng)網(wǎng)絡(luò)的優(yōu)點(diǎn),并利用模糊神經(jīng)網(wǎng)絡(luò)算法對(duì)PID參數(shù)進(jìn)行在線調(diào)整。用Matlab7.1進(jìn)行仿真,其結(jié)果表明:該控制算法對(duì)系統(tǒng)具有良好的控制效果,性能較常規(guī)PID得到較大改善。 最后,根據(jù)FPGA在伺服系統(tǒng)主要任務(wù),用VHDL語(yǔ)言和原理圖在FPGA芯片中分別編制實(shí)現(xiàn)DAC0832接口控制功能、光電編碼器與脈沖發(fā)生電路的程序代碼;并在Quartus II6.0環(huán)境下通過(guò)仿真,且得到仿真的波形符合系統(tǒng)功能要求。采用C語(yǔ)言編寫(xiě)在ARM中實(shí)現(xiàn)模糊神經(jīng)網(wǎng)絡(luò)PID控制算法的代碼,通過(guò)CodeWarrior for ARM的編譯無(wú)誤后,生成可執(zhí)行文件.axf,,調(diào)用AXD進(jìn)行在線仿真調(diào)試。仿真結(jié)果表明:模糊神經(jīng)網(wǎng)絡(luò)PID算法對(duì)伺服系統(tǒng)能夠進(jìn)行有效控制。 結(jié)果表明:ARM作為伺服控制器的內(nèi)核,其性?xún)r(jià)比與集成度高:用FPGA芯片實(shí)現(xiàn)接口電路使伺服控制器的可靠性高、速度快、可配置及連接方式靈活。因此采用基于ARM+FPGA的雷達(dá)伺服控制器,提高了系統(tǒng)的開(kāi)放性、實(shí)時(shí)性、可靠性,降低了系統(tǒng)功耗,具有重要的應(yīng)用價(jià)值。

    標(biāo)簽: ARMFPGA 雷達(dá) 伺服 制器設(shè)計(jì)

    上傳時(shí)間: 2013-06-30

    上傳用戶(hù):Ruzzcoy

  • 全數(shù)字伺服系統(tǒng)中死區(qū)效應(yīng)的補(bǔ)償方法.pdf

    目前,在伺服控制系統(tǒng)中,通常采用三相電壓型逆變器來(lái)驅(qū)動(dòng)伺服電機(jī)。橋式電路中為避免同一橋臂開(kāi)關(guān)器件的直通現(xiàn)象, 必須插入死區(qū)時(shí)間。死區(qū)時(shí)間和開(kāi)關(guān)器件的非理想特性往往會(huì)造成輸出電壓、電流的畸變,從而造成電機(jī)轉(zhuǎn)矩的脈動(dòng),影響系統(tǒng)工作性能。因此,必須對(duì)電壓型逆變器中的死區(qū)效應(yīng)進(jìn)行補(bǔ)償。

    標(biāo)簽: 全數(shù)字 伺服系統(tǒng) 死區(qū)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):萌萌噠小森森

  • 基于DSP和FPGA的運(yùn)動(dòng)控制卡的研究與開(kāi)發(fā)

    隨著微電子技術(shù)和電力電子技術(shù)的飛速發(fā)展,運(yùn)動(dòng)控制系統(tǒng)正朝著通用化、智能化、微型化的方向發(fā)展。目前,以數(shù)字信號(hào)處理器(DSP)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)為核心的運(yùn)動(dòng)控制卡已成為運(yùn)動(dòng)控制器的發(fā)展主流。它可方便地以插卡形式嵌入PC機(jī),將PC機(jī)強(qiáng)大的信息處理能力和開(kāi)放式特點(diǎn)與運(yùn)動(dòng)控制卡的運(yùn)動(dòng)控制能力相結(jié)合,具有信息處理能力強(qiáng)、開(kāi)放程度高、運(yùn)動(dòng)控制方便、通用性好的特點(diǎn)。因此,本文通過(guò)對(duì)運(yùn)動(dòng)控制技術(shù)的深入研究,開(kāi)發(fā)了一款以DSP和FPGA為主控單元、基于PCI總線的運(yùn)動(dòng)控制卡。 首先,設(shè)計(jì)了運(yùn)動(dòng)控制卡硬件電路,對(duì)控制卡的DSP和FPGA外圍電路、PCI總線接口電路、模擬量輸出電路、編碼器信號(hào)采集電路、通用I/O接口電路等實(shí)現(xiàn)方法進(jìn)行了詳細(xì)討論。 為提高控制卡的硬件集成度和可靠性,通過(guò)對(duì)FPGA的編程設(shè)計(jì),在FPGA中實(shí)現(xiàn)了PCI總線目標(biāo)設(shè)備接口控制器、雙端口RAM、DDA精插補(bǔ)電路、DAC接口電路、編碼器信號(hào)處理電路和數(shù)字I/O信號(hào)處理電路。 基于改進(jìn)的數(shù)字PID控制器和前饋控制,設(shè)計(jì)開(kāi)發(fā)了運(yùn)動(dòng)控制卡的位置閉環(huán)伺服控制器,并整定了控制器參數(shù),獲得良好的伺服控制特性。 最后,采用WinDriver開(kāi)發(fā)了控制卡的驅(qū)動(dòng)程序,并詳細(xì)介紹了驅(qū)動(dòng)程序的開(kāi)發(fā)流程。

    標(biāo)簽: FPGA DSP 運(yùn)動(dòng)控制卡

    上傳時(shí)間: 2013-08-01

    上傳用戶(hù):00.00

  • 基于DVD應(yīng)用的RS編譯碼器的研究

    糾錯(cuò)碼技術(shù)是一種通過(guò)增加一定冗余信息來(lái)提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯(cuò)碼,在線性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤,在深空通信、移動(dòng)通信、磁盤(pán)陣列、光存儲(chǔ)及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 DVD是一種高容量的存儲(chǔ)媒質(zhì)。DVD技術(shù)的應(yīng)用很廣泛,在數(shù)字技術(shù)中占有重要地位。DVD系統(tǒng)中采用里德-所羅門(mén)乘積碼(RS-PC:Reed-Solomon ProductCode)進(jìn)行糾錯(cuò),RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開(kāi)發(fā)階段具有安全、方便、可隨時(shí)修改設(shè)計(jì)等不可替代的優(yōu)點(diǎn),在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設(shè)計(jì)的靈活性,可靠性,同時(shí)提高硬件開(kāi)發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點(diǎn)使其得到越來(lái)越廣泛的應(yīng)用,F(xiàn)PGA設(shè)計(jì)技術(shù)也被越來(lái)越多的設(shè)計(jì)人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實(shí)現(xiàn)方案,詳細(xì)分析了譯碼器的ME算法和改進(jìn)BM算法的實(shí)現(xiàn),針對(duì)ME算法提出了一種流水線結(jié)構(gòu)的糾刪糾錯(cuò)RS譯碼器實(shí)現(xiàn)方案,在譯碼器復(fù)雜度和延時(shí)上作了折衷,降低了譯碼器的復(fù)雜度并提高了最高工作頻率,利用有限域乘法器的特性對(duì)編譯碼電路進(jìn)行優(yōu)化。這些技術(shù)的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設(shè)計(jì)并成功實(shí)現(xiàn)了RS(208,192)編譯碼器。

    標(biāo)簽: DVD RS編譯碼

    上傳時(shí)間: 2013-07-20

    上傳用戶(hù):xinshou123456

  • 基于FPGA的RS碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn)

    研制發(fā)射微小衛(wèi)星,是我國(guó)利用空間技術(shù)服務(wù)經(jīng)濟(jì)建設(shè)、造福人類(lèi)的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長(zhǎng)足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點(diǎn):重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信道的多徑和各種噪聲的影響,信號(hào)在接收端會(huì)引起差錯(cuò),通過(guò)信道編碼環(huán)節(jié),可對(duì)這些不可避免的差錯(cuò)進(jìn)行檢測(cè)和糾正。 在微小衛(wèi)星通信鏈路中,信道編碼器的任務(wù)是差錯(cuò)控制。本文采用符合空間數(shù)據(jù)系統(tǒng)咨詢(xún)委員會(huì)CCSDS標(biāo)準(zhǔn)的鏈接碼進(jìn)行信道編碼,即內(nèi)碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進(jìn)行交織操作。其中,里德-索羅蒙碼(簡(jiǎn)稱(chēng)RS碼)是一種重要的非二進(jìn)制BCH碼,是分組碼中糾錯(cuò)能力最強(qiáng)的糾錯(cuò)碼,一次可以糾正多個(gè)突發(fā)錯(cuò)誤,廣泛地用于空間通信中。 本文針對(duì)南京航空航天大學(xué)自行研制的微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求,在用SystemView和C語(yǔ)言仿真的基礎(chǔ)上,用硬件描述語(yǔ)言Verilog設(shè)計(jì)了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進(jìn)行了功能仿真,并通過(guò)Xilinx公司的軟件ISE對(duì)設(shè)計(jì)進(jìn)行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號(hào)為XC3S2000的FPGA芯片中,完成了電路的設(shè)計(jì)并實(shí)現(xiàn)了編碼譯碼的功能,表明本文設(shè)計(jì)的信道編解碼器的正確性和實(shí)用性,滿(mǎn)足了微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求。

    標(biāo)簽: FPGA RS碼 編譯碼器

    上傳時(shí)間: 2013-08-01

    上傳用戶(hù):lili123

  • 新型并行Turbo編譯碼器的FPGA實(shí)現(xiàn)

    可靠通信要求消息從信源到信宿盡量無(wú)誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯(cuò)能力,如使用差錯(cuò)控制編碼。自仙農(nóng)定理提出以來(lái),先后有許多糾錯(cuò)編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯(cuò)性能成為通信界的一個(gè)里程碑。 然而,Turbo碼迭代譯碼復(fù)雜度大,導(dǎo)致其譯碼延時(shí)大,故而在工程中的應(yīng)用受到一定限制,而并行Turbo譯碼可以很好地解決上述問(wèn)題。本論文的主要工作是通過(guò)硬件實(shí)現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲(chǔ)器的并行子交織器解決方法,很好地解決了并行訪問(wèn)存儲(chǔ)器沖突的問(wèn)題。 本論文在現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)平臺(tái)上實(shí)現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實(shí)現(xiàn)的并行Turbo編譯碼器在時(shí)鐘頻率為33MHz,幀長(zhǎng)為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時(shí),可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時(shí)延小于124us。本文還使用EP2C35FPGA芯片設(shè)計(jì)了系統(tǒng)開(kāi)發(fā)板。該開(kāi)發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿(mǎn)足了通信系統(tǒng)需求。系統(tǒng)測(cè)試結(jié)果表明,本文所實(shí)現(xiàn)的并行Turbo編譯碼器及其開(kāi)發(fā)板運(yùn)行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實(shí)現(xiàn)相關(guān)技術(shù)。第二章為基于幀分裂和歸零的并行Turbo編碼的設(shè)計(jì)與實(shí)現(xiàn),分別介紹了編碼器和譯碼器的RTL設(shè)計(jì),還提出了一種基于多端口存儲(chǔ)器的并行子交織器和解交織器設(shè)計(jì)。第三章討論了使用NIOS處理器的SOC架構(gòu),使用SOC架構(gòu)處理系統(tǒng)和基于NIOSII處理器和uC/0S一2操作系統(tǒng)的架構(gòu)。第四章介紹了FPGA系統(tǒng)開(kāi)發(fā)板設(shè)計(jì)與調(diào)試的一些工作。最后一章為本文總結(jié)及其展望。

    標(biāo)簽: Turbo FPGA 并行 編譯碼器

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):ziyu_job1234

  • 基于FPGA的回波抵消器設(shè)計(jì)與實(shí)現(xiàn)

    回波抵消器在免提電話(huà)、無(wú)線產(chǎn)品、IP電話(huà)、ATM語(yǔ)音服務(wù)和電話(huà)會(huì)議等系統(tǒng)中,都有著重要的應(yīng)用。在不同應(yīng)用場(chǎng)合對(duì)回波抵消器的要求并不完全相同,本文主要研究應(yīng)用于電話(huà)系統(tǒng)中的電回波抵消器。電回波是由于語(yǔ)音信號(hào)在電話(huà)網(wǎng)中傳輸時(shí)由于阻抗不匹配而產(chǎn)生的。 傳統(tǒng)回波抵消器主要是基于通用DSP處理器實(shí)現(xiàn)的,這種回波抵消器在系統(tǒng)實(shí)時(shí)性要求不高的場(chǎng)合能很好的滿(mǎn)足回波抵消的性能要求,但是在實(shí)時(shí)性要求較高的場(chǎng)合,其處理速度等性能方面已經(jīng)不能滿(mǎn)足系統(tǒng)高速、實(shí)時(shí)的需要。現(xiàn)代大容量、高速度的FPGA的出現(xiàn),克服了上訴方案的諸多不足。用FPGA來(lái)實(shí)現(xiàn)數(shù)字信號(hào)處理可以很好地解決并行性和速度問(wèn)題,且其靈活的可配置特性使得FPGA構(gòu)成的DSP系統(tǒng)非常易于修改、測(cè)試和硬件升級(jí)。 本文研究目標(biāo)是如何在FPGA芯片上實(shí)現(xiàn)回波抵消器,完成的主要工作有: (1)深入研究了回波抵消器各模塊算法,包括自適應(yīng)濾波算法、遠(yuǎn)端檢測(cè)算法、雙講檢測(cè)算法、NLP算法、舒適噪聲產(chǎn)生算法,并實(shí)現(xiàn)了這些算法的C程序。 (2)深入研究了回波抵消器基于FPGA的設(shè)計(jì)流程與實(shí)現(xiàn)方法,并利用硬件描述語(yǔ)言Verilog HDL實(shí)現(xiàn)了各部分算法。 (3)在OuartusⅡ和ModelSim仿真環(huán)境下對(duì)該系統(tǒng)進(jìn)行模塊級(jí)和系統(tǒng)級(jí)的功能仿真、時(shí)序仿真和驗(yàn)證。并在FPGA硬件平臺(tái)上實(shí)現(xiàn)了該系統(tǒng)。 (4)根據(jù)ITU-T G.168的標(biāo)準(zhǔn)和建議,對(duì)設(shè)計(jì)進(jìn)行了大量的主、客測(cè)試,各項(xiàng)測(cè)試結(jié)果均達(dá)到或優(yōu)于G.168的要求。

    標(biāo)簽: FPGA 回波抵消器

    上傳時(shí)間: 2013-06-23

    上傳用戶(hù):123啊

  • 單端反激開(kāi)關(guān)電源變壓器設(shè)計(jì)

    單端反激開(kāi)關(guān)電源變壓器設(shè)計(jì):單端反激開(kāi)關(guān)電源的變壓器實(shí)質(zhì)上是一個(gè)耦合電感,它要承擔(dān)著儲(chǔ)能、變壓、傳遞能量等工作。下面對(duì)工作于連續(xù)模式和斷續(xù)模式的單端反激變換器的變壓器設(shè)計(jì)進(jìn)行了總結(jié)。1、已知的

    標(biāo)簽: 單端 反激開(kāi)關(guān)電源 變壓器設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):xjz632

主站蜘蛛池模板: 湖南省| 灵石县| 怀仁县| 于都县| 佛冈县| 万安县| 青田县| 平阴县| 车险| 宿松县| 巨野县| 延津县| 洪江市| 广德县| 新乐市| 安仁县| 阿城市| 凤冈县| 双江| 曲靖市| 凌海市| 商南县| 肥乡县| 潢川县| 丽江市| 囊谦县| 海口市| 松原市| 祁连县| 辽中县| 正蓝旗| 遵化市| 察雅县| 南康市| 乌拉特前旗| 宜昌市| 育儿| 饶河县| 比如县| 深水埗区| 丰都县|