亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

自動(dòng)測(cè)試

  • 51單片機C語言編程手冊

    51單片機C語言編程手冊,51單片機C語言編程手冊

    標簽: 51單片機C語言 編程手冊

    上傳時間: 2013-05-16

    上傳用戶:Divine

  • 深入淺出ARM7-LPC213x214x下冊C

    北京航空航天大學出版社,深入淺出ARM7--LPC213x214x下冊,周立功等編著。本書全面介紹了以LPC213x/LPC214x兩個系列ARM芯片為硬件平臺的各種應用開發,詳細分析了嵌入式實時操作系統μC/OS-II在ARM7上的移植和應用。第181-260頁。

    標簽: ARM 213 214 LPC

    上傳時間: 2013-04-24

    上傳用戶:515414293

  • 自適應環路濾波器的硬件設計

    基于H.264的自適應環路濾波器的硬件設計與FPGA驗證

    標簽: 環路濾波器 硬件設計

    上傳時間: 2013-04-24

    上傳用戶:372825274

  • 你需要知道的495個C語言題

    C 語言,共有495個C語言問題,是一些在C語言應用上必須知道的問題,對于C語言學習有一定的用處

    標簽: 495 C語言

    上傳時間: 2013-04-24

    上傳用戶:ninal

  • Borland C++ builder 60

    Borland C++ Builder Compiler 是一個BC 編譯器。它是用來優化BC 開發系統的工具。它包括最后版本的ANSI/ISO C++ 語言的支持,包括RTL,C++ 的STL框架結構支持

    標簽: Borland builder 60

    上傳時間: 2013-05-22

    上傳用戶:ardager

  • Dev C++0

    Dev-C++是一個Windows下的C和C++程序的集成開發環境。它使用MingW32/GCC編譯器,遵循C/C++標準。開發環境包括多頁面窗口、工程編輯器以及調試器等,在工程編輯器中集合了編輯器、編譯器、連接程序和執行程序,提供高亮度語法顯示的,以減少編輯錯誤

    標簽: Dev

    上傳時間: 2013-07-31

    上傳用戶:3233

  • 圓陣聲納自適應波束形成原理

    波束形成模塊是聲納信號處理系統中的核心部分,其作用為在空域上加強來自某一方向的信號,抑制干擾,同時探測目標的方位。因此,波束形成模塊的研究在水下探測器、水下武器引信等聲納系統中顯得尤為重要。本文基于陣列波束形成的原理對圓陣自適應波束形成展開了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現狀?;诒菊n題所研究的主動聲納模型,分析了主動聲納信號,提出應用復基帶信號進行波束形成的方案;對接收波束形成的原理和方法進行了比較詳細的推導和論述。 其次,本文重點對均勻圓形陣列流形的波束形成作了詳細分析和波束圖函數推導,并且應用MATLAB軟件進行了仿真分析。然后對LMS自適應算法進行了介紹,由對LMS算法的分析推導了DLMS算法,并對LMS算法和DLMS算法進行了分析,并將DLMS算法應用于均勻圓陣波束形成。仿真結果表明,基于FIR濾波架構的DLMS算法以犧牲部分收斂速度為代價,可獲得高速并行處理能力。DLMS自適應波束形成方法能使目標方向信號加強,同時將干擾信號零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應波束形成設計思路以及實現方法。系統的整體結構采用了并行處理架構,而在單個支路采用了流水線技術。并應用硬件描述(VHDL)語言在QuartusⅡ4.0環境下設計了各軟件模塊和功能仿真。

    標簽: 聲納 自適應波束

    上傳時間: 2013-04-24

    上傳用戶:moonkoo7

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • Microsoft編寫優質無錯C程序秘訣

    Microsoft編寫優質無錯C程序秘訣

    標簽: Microsoft C程序 編寫

    上傳時間: 2013-06-20

    上傳用戶:ryanxue

  • C語言源代碼及相關資料

    C語言源代碼,電路原理圖,PCB,GPS/GPRS車載終端,LPC2387、UCOSII,天澤物流協議

    標簽: C語言 源代碼

    上傳時間: 2013-06-26

    上傳用戶:rhl123

主站蜘蛛池模板: 岚皋县| 襄垣县| 石河子市| 宕昌县| 常熟市| 临沂市| 济南市| 萍乡市| 临漳县| 奈曼旗| 松阳县| 灵石县| 香格里拉县| 阿坝县| 玉溪市| 杭锦后旗| 巍山| 商丘市| 县级市| 英德市| 永城市| 宁安市| 武山县| 绥德县| 芷江| 陇南市| 宣恩县| 临朐县| 伊宁市| 丹阳市| 印江| 故城县| 丹江口市| 岱山县| 彩票| 巴中市| 南宫市| 岳阳县| 伊春市| 阿克陶县| 桂东县|