亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

芯片集成

  • 基于FPGA的HDB3編譯碼設計

    一般由信源發出的數字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸的可靠性,因而要對其進行編碼以便傳輸。傳統的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復雜。FPGA(現場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優點。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設計方案。 該研究的總體設計方案包括用MATLAB進行HDB3編譯碼算法的驗證,基于FPGA的HDB3碼編譯碼設計與仿真,結果分析與比較三大部分。為了保證該設計的可靠性,首先是進行編譯碼的算法驗證;其次通過在FPGA的集成設計環境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進行時序仿真;最后將算法驗證結果與仿真結果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設計具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優點。

    標簽: FPGA HDB3 編譯碼

    上傳時間: 2013-04-24

    上傳用戶:siguazgb

  • AD芯片大全

    AD系列芯片 1.模數轉換器 AD1380JD 16位 20us高性能模數轉換器(民用級) AD1380KD 16位 20us高性能模數轉換器(民用級) AD1671JQ 12位 1.25MHz采樣速率 帶寬2MHz模數轉換器(民用級) AD1672AP 12位 3MHz采樣速率 帶寬20MHz單電源模數轉換器(工業級) AD1674JN 12位 100KHz采樣速率 帶寬500KHz模數轉換器(民用級) AD1674AD 12位 100KHz采樣速率 帶寬500KHz模數轉換器(工業級)

    標簽: AD芯片

    上傳時間: 2013-05-19

    上傳用戶:ljmwh2000

  • 高精度地震勘探數據采集系統

    本文分析了當代高精度地震勘探數據采集系統的發展現狀,研究了數據采集的A/D方法及理論、現場可編程門陣列(Field Programmable GateArray,FPGA)技術的發展及原理,串口通信的原理及實現。在此基礎上,探討了采用FPGA控制24位△∑模數轉換器來實現高精度地震勘探數據采集系統的實現思路,對探測傳感器或檢波器后端數據采集系統的信號A/D轉換、FPGA與外部接口設計、串口數據通信做了詳細的研究,尤其是在用FPGA來完成與外部ADC的接口控制上做了深入的開發和設計,整個接口控制模塊采用VHDL語言編寫,并同時將ROM、FIFO等數字邏輯模塊一起集成到一片FPGA芯片當中,并在Quartus Ⅱ6.0的開發平臺上通過了軟件仿真,時序仿真結果達到了系統要求。

    標簽: 高精度 地震勘探 數據采集系統

    上傳時間: 2013-05-21

    上傳用戶:yuele0123

  • AVR Studio.rar

    ATMEL的AVR單片機的集成環境匯編級開發調試軟件,完全免費。ATMEL AVR Studio集成開發環境(IDE) ,包括了AVR Assembler編譯器、AVR Studio調試功能、AVR Prog串行、并行下載功能和JTAG ICE仿真等功能。它集匯編語言編譯、軟件仿真、芯片程序下載、芯片硬件仿真等一系列基礎功能,與任一款高級語言編譯器配合使用即可完高級語言的產品開發調試。

    標簽: Studio AVR

    上傳時間: 2013-07-28

    上傳用戶:從此走出陰霾

  • 小家電行業常用芯片集錦

    我公司開發小家電常用的芯片列表,用在腳浴盆控制板,LED控制板,咖啡機,果汁機,電話機,對講機,安防設備,工礦燈等

    標簽: 小家電 芯片 集錦

    上傳時間: 2013-07-03

    上傳用戶:hjshhyy

  • 基于FPGA的圖像處理系統

    圖像處理技術是信息科學中近幾十年來發展最為迅速的學科之一。目前,數字圖像處理技術被廣泛應用于航空航體、通信、醫學及工業生產領域中。圖像處理系統的硬件實現一般來講有三種方式:專用的圖像處理器件主要有專用集成芯片(Application SpecificIntegrated Circuit)、數字信號處理器(Digital Signal Process)和現場可編程門陣列(FieldProgrammable GateArray)以及相關電路組成。它們可以實時高速完成各種圖像處理算法。圖像處理中,低層的圖像預處理的數據量很大,要求處理速度快,但運算結果相對比較簡單。相對于其他兩種系統,基于FPGA的圖像處理系統非常合適用于圖像的預處理。 本文設計了一種基于FPGA的圖像處理系統。它的主要功能有:對攝像頭送來的視頻數據進行采集,并把它數字化;實現中值濾波和邊緣檢測這兩種圖像增強算法;將數字視頻信號轉換為模擬信號。 圖像處理系統由主處理器單元、圖像編碼單元和圖像解碼單元三部分組成。FPGA作為整個系統的核心器件,不僅要模擬出12C總線協議,完成視頻解碼芯片和編碼芯片的初始化;還要對視頻流同步信號提取,實現圖像采集控制,并將圖像信號存儲在SRAM中;圖像增強算法也是在FPGA中實現。采用PHILIPS公司的專用視頻解碼芯片SAA7111A將模擬視頻轉化數字視頻;視頻編碼芯片SAA7121完成數字視頻到模擬視頻的轉化。

    標簽: FPGA 圖像處理系統

    上傳時間: 2013-07-19

    上傳用戶:標點符號

  • 系統芯片SoC原型驗證技術

    隨著系統芯片(SoC)設計復雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復用大大減少了SoC的設計時間,但是SoC的驗證仍然非常復雜耗時。SoC和ASIC的最大不同之處在于它的規模和復雜的系統性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統,驅動程序以及應用程序等。面對SoC數目眾多的硬件模塊,復雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達到令人滿意的要求,耗費了大最的時間,將給系統芯片的上市帶來嚴重的影響。為了減少此類情況的發生,在流樣片之前,進行基于FPGA的系統原型驗證,即在FPGA上快速地實現SoC設計中的硬件模塊,讓軟件模塊在真正的硬件環境中高速運行,從而實現SoC設計的軟硬件協同驗證。這種方法已經成為SoC設計流程前期階段常用的驗證方法。 在簡要分析幾種業內常用的驗證技術的基礎上,本文重點闡述了基于FPGA的SoC驗證流程與技術。結合Mojox數碼相機系統芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設計,介紹了Mojox FPGA原型驗證平臺的硬件設計過程和Mojox SoC的FPGA原型實現,并采用基于模塊的FPGA設計實現方法,加快了原型驗證的工作進程。 本文還介紹了Mojox SoC中ARM固件和PC應用軟件等原型軟件的設計實現以及原型驗證平臺的軟硬協同驗證的過程。通過軟硬協同驗證,本文實現了PC機對整個驗證平臺的摔制,達到了良好的驗證效果,且滿足了預期的設計要求。

    標簽: SoC 系統芯片 原型 驗證技術

    上傳時間: 2013-07-02

    上傳用戶:dsgkjgkjg

  • 基于FPGA的視頻圖像畫面分割器

    視頻監控一直是人們關注的應用技術熱點之一,它以其直觀、方便、信息內容豐富而被廣泛用于在電視臺、銀行、商場等場合。在視頻圖像監控系統中,經常需要對多路視頻信號進行實時監控,如果每一路視頻信號都占用一個監視器屏幕,則會大大增加系統成本。視頻圖像畫面分割器主要功能是完成多路視頻信號合成一路在監視器顯示,是視頻監控系統的核心部分。 傳統的基于分立數字邏輯電路甚至DSP芯片設計的畫面分割器的體積較大且成本較高。為此,本文介紹了一種基于FPGA技術的視頻圖像畫面分割器的設計與實現。 本文對視頻圖像畫面分割技術進行了分析,完成了基于ITU-RBT.656視頻數據格式的畫面分割方法設計;系統采用Xilinx公司的FPGA作為核心控制器,設計了視頻圖像畫面分割器的硬件電路,該電路在FPGA中,將數字電路集成在一起,電路結構簡潔,具有較好的穩定性和靈活性;在硬件電路平臺基礎上,以四路視頻圖像分割為例,完成了I2C總線接口模塊,異步FIFO模塊,有效視頻圖像數據提取模塊,圖像存儲控制模塊和圖像合成模塊的設計,首先,由攝像頭采集四路模擬視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號后送入異步FIFO緩沖。然后,根據畫面分割需要進行視頻圖像數據抽取,并將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器。最后,按照數字視頻圖像的數據格式,將四路視頻圖像合成一路編碼輸出,實現了四路視頻圖像分割的功能。從而驗證了電路設計和分割方法的正確性。 本文通過由FPGA實現多路視頻圖像的采集、存儲和合成等邏輯控制功能,I2C總線對兩片視頻解碼器進行動態配置等方法,實現四路視頻圖像的輪流采集、存儲和圖像的合成,提高了系統集成度,并可根據系統需要修改設計和進一步擴展功能,同時提高了系統的靈活性。

    標簽: FPGA 視頻圖像 畫面分割器

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

  • 視頻圖像處理系統的研究

    視頻圖像處理的應用越來越廣泛,各種處理算法也日趨成熟,相關的硬件技術不斷地推陳出新。視頻圖像處理系統的硬件實現一般來說有三種方式:數字信號處理器(Digital Signal Processor)、專用集成芯片(Application Specific Integrated Circuit)和現場可編程邏輯門陣列(Field Programmable Gate Array)以及相關電路組成。最近幾年,隨著電子設計自動化(Electronic Design Automation)技術的迅速發展,使得基于FPGA的可編程片上系統(System On a Programmable Chip)逐漸成為嵌入式系統。應用的一種趨勢。特別地,在視頻圖像處理系統設計中,數據量大,要求處理速度快,靈活性高,FPGA有其獨特的優勢。鑒于此,本文對基于FPGA和SOPC技術的視頻圖像處理系統進行了研究。 本文介紹了Xilinx公司FPGA的結構和功能特點,以及可編程片上系統的開發工具和片內系統設計流程。根據視頻信號的相關知識,編寫了視頻圖像處理IP核,構建了視頻圖像處理系統。整個系統以FPGA為核心器件,內嵌PowerPC405處理器模塊,通過ⅡC總線完成視頻解碼芯片的初始化,總體上實現了對視頻圖像信號的采集、處理、存儲和顯示。 本文最后對系統進行了調試。經過實驗驗證,系統能正確和可靠地工作。整個系統的邏輯資源消耗占FPGA的百分之十幾,剩余的資源可以做許多硬件算法或其它方面的應用。

    標簽: 視頻圖像 處理系統

    上傳時間: 2013-05-24

    上傳用戶:kaka

  • 基于ISD2560語音芯片的錄放電路設計

    單片機AT98C2051與語音芯片ISD2560組成的電腦語音系統的設計方法, 給出了電腦語音系統的實際電路、錄放音程序框圖以及源程序。利用該方法設計的電腦語音系統具有硬件電路簡單, 調試方便, 實用性強等特點, 并可作為電腦語音服務系統的語音板

    標簽: 2560 ISD 語音芯片 錄放

    上傳時間: 2013-04-24

    上傳用戶:青春123

主站蜘蛛池模板: 缙云县| 山西省| 上蔡县| 郸城县| 宜丰县| 灵璧县| 岳普湖县| 贵港市| 朝阳县| 乌拉特中旗| 盱眙县| 开封市| 迁安市| 侯马市| 宁乡县| 万盛区| 年辖:市辖区| 丰城市| 丰镇市| 武威市| 新宾| 韩城市| 普宁市| 通州市| 陆川县| 鄂尔多斯市| 闻喜县| 重庆市| 当雄县| 中阳县| 沽源县| 衡山县| 平阴县| 黄龙县| 阿鲁科尔沁旗| 富源县| 南充市| 新邵县| 固镇县| 保定市| 辽宁省|