亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

誤差校正

  • 基于FPGA的數(shù)字穩(wěn)定校正單元的實現(xiàn)

      為了實現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實時性,可實現(xiàn)非相參雷達(dá)的相參化功能。

    標(biāo)簽: FPGA 數(shù)字穩(wěn)定校正

    上傳時間: 2013-10-14

    上傳用戶:603100257

  • 前斜視SAR成像幾何形變校正方法研究

    針對彈載合成孔徑雷達(dá)(SAR)成像存在運動參數(shù)抖動的問題,分析了不規(guī)則運動造成圖像幾何失真的機(jī)理,提出了一種基于多項式逼近的彈載SAR線性調(diào)頻(LFM)信號前斜視成像幾何形變校正方法。掛飛試驗證明,該方法能從雷達(dá)回波數(shù)據(jù)中準(zhǔn)確消除幾何形變,提高成像質(zhì)量。

    標(biāo)簽: SAR 成像 幾何 形變

    上傳時間: 2013-10-27

    上傳用戶:日光微瀾

  • 一種陣列天線幅相誤差校正方法設(shè)計

    陣列信號處理是當(dāng)前信號處理的熱門方向,為信號處理帶來極大的方便,陣列信號處理中的各通道不一致問題將會給陣列信號處理帶來影響,很多文獻(xiàn)中介紹過關(guān)于自適應(yīng)幅相誤差校正的理論及方法,但實現(xiàn)起來都比較耗費資源和時間,且效果有待實踐驗證。提出一種工程上可實現(xiàn)且計算量較小的通道校正方法-查表法。通過仿真,結(jié)果表明此方法可以對特定來向的有用信號進(jìn)行較為準(zhǔn)確的校正。

    標(biāo)簽: 陣列天線 幅相誤差 校正

    上傳時間: 2014-01-12

    上傳用戶:fxf126@126.com

  • 基于時延差和頻分復(fù)用的節(jié)點定位系統(tǒng)

    在機(jī)器人的廣泛應(yīng)用中,為了獲取各種參數(shù)和數(shù)據(jù),確定各機(jī)器人基站的相對位置是極為重要的。為了安全和節(jié)省成本,對傳感器網(wǎng)絡(luò)采用了時延差定位算法和頻分復(fù)用傳輸模式,即可獲得傳感器網(wǎng)絡(luò)節(jié)點的相對位置。定位系統(tǒng)的搭建包括發(fā)射和接收兩部分,并采用了水聲換能器進(jìn)行電-聲轉(zhuǎn)換和聲-電轉(zhuǎn)換。通過測試,該定位系統(tǒng)利用測試發(fā)射和接收信號之間的時間間隔,得到水下機(jī)器人傳感器網(wǎng)絡(luò)的相對位置,且滿足一定的定位精度。

    標(biāo)簽: 時延 頻分復(fù)用 節(jié)點定位

    上傳時間: 2013-10-20

    上傳用戶:hebanlian

  • 用二端口S參數(shù)來表征差分電路的特性

    用二端口S-參數(shù)來表征差分電路的特性■ Sam Belkin差分電路結(jié)構(gòu)因其更好的增益,二階線性度,突出的抗雜散響應(yīng)以及抗躁聲性能而越來越多地被人們采用。這種電路結(jié)構(gòu)通常需要一個與單端電路相連接的界面,而這個界面常常是采用“巴倫”器件(Balun),這種巴倫器件提供了平衡結(jié)構(gòu)-到-不平衡結(jié)構(gòu)的轉(zhuǎn)換功能。要通過直接測量的方式來表征平衡電路特性的話,通常需要使用昂貴的四端口矢量網(wǎng)絡(luò)分析儀。射頻應(yīng)用工程師還需要確定幅值和相位的不平衡是如何影響差分電路性能的。遺憾的是,在射頻技術(shù)文獻(xiàn)中,很難找到一種能表征電路特性以及衡量不平衡結(jié)構(gòu)所產(chǎn)生影響的好的評估方法。這篇文章的目的就是要幫助射頻應(yīng)用工程師們通過使用常規(guī)的單端二端口矢量網(wǎng)絡(luò)分析儀來準(zhǔn)確可靠地解決作為他們?nèi)粘9ぷ鞯牟罘蛛娐诽匦缘臏y量問題。本文介紹了一些用來表征差分電路特性的實用和有效的方法, 特別是差分電壓,共模抑制(CMRR),插入損耗以及基于二端口S-參數(shù)的差分阻抗。差分和共模信號在差分電路中有兩種主要的信號類型:差分模式或差分電壓Vdiff 和共模電壓Vcm(見圖2)。它們各自的定義如下[1]:• 差分信號是施加在平衡的3 端子系統(tǒng)中未接地的兩個端子之上的• 共模信號是相等地施加在平衡放大器或其它差分器件的未接地的端子之上。

    標(biāo)簽: 二端口 S參數(shù) 差分電路

    上傳時間: 2013-10-14

    上傳用戶:葉山豪

  • 大學(xué)物理實驗求校準(zhǔn)差

    大學(xué)物理實驗求校準(zhǔn)差很麻煩,我設(shè)計了一個程序可以迅速算出標(biāo)準(zhǔn)差!!!

    標(biāo)簽: 大學(xué)物理 實驗 校準(zhǔn)差

    上傳時間: 2014-12-31

    上傳用戶:waitingfy

  • 大學(xué)物理實驗求校準(zhǔn)差

    大學(xué)物理實驗求校準(zhǔn)差很麻煩,我設(shè)計了一個程序可以迅速算出標(biāo)準(zhǔn)差!!!

    標(biāo)簽: 大學(xué)物理 實驗 校準(zhǔn)差

    上傳時間: 2013-10-14

    上傳用戶:a673761058

  • PCB布線的直角走線、差分走線和蛇形線基礎(chǔ)理論

    PCB布線的直角走線、差分走線和蛇形線基礎(chǔ)理論

    標(biāo)簽: PCB 布線 差分走線 走線

    上傳時間: 2013-10-08

    上傳用戶:旭521

  • 基于FPGA的數(shù)字穩(wěn)定校正單元的實現(xiàn)

      為了實現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實時性,可實現(xiàn)非相參雷達(dá)的相參化功能。

    標(biāo)簽: FPGA 數(shù)字穩(wěn)定校正

    上傳時間: 2013-11-23

    上傳用戶:shengyj12345

  • 差分線對的PCB設(shè)計要點

      信號完整性是高速數(shù)字系統(tǒng)中要解決的一個首要問題之一,如何在高速PCB 設(shè)計過程中充分考慮信號完整性因素,并采取有效的控制措施,已經(jīng)成為當(dāng)今系統(tǒng)設(shè)計能否成功的關(guān)鍵。在這方面,差分線對具有很多優(yōu)勢,比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩(wěn)定的可靠性等。目前,差分線對在高速數(shù)字電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分線對設(shè)計。介紹了差分線對在PCB 設(shè)計中的一些要點,并給出具體設(shè)計方案。

    標(biāo)簽: PCB 差分線

    上傳時間: 2013-10-26

    上傳用戶:lps11188

主站蜘蛛池模板: 海阳市| 随州市| 抚宁县| 明水县| 犍为县| 天柱县| 佛学| 武安市| 吉安市| 辽阳市| 铜川市| 太谷县| 余干县| 鲁山县| 宁明县| 安福县| 温宿县| 时尚| 汝州市| 内黄县| 改则县| 朝阳县| 霍州市| 西和县| 文水县| 桐乡市| 玉龙| 夹江县| 东乌| 寿阳县| 屯留县| 徐汇区| 博爱县| 伊吾县| 府谷县| 中山市| 肥西县| 双城市| 新宾| 山东| 自治县|