賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術,并將該技術與新型一體化 ASMBLTM 架構相結合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實現了前所未有的高集成度和高帶寬,為系統架構師和設計人員提供了一種可替代 ASSP和 ASIC 的全面可編程解決方案。
標簽: FPGA 312 WP 28
上傳時間: 2013-11-07
上傳用戶:zengduo
可編程技術勢在必行 — 用更少的資源實現更多功能 隨時隨地降低風險、使用可編程硬件設計平臺快速開發差異化產品 — 驅使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創建目前 ASIC 和 ASSP 所能提供的系統級功能。賽靈思已經開發出一種創新型 FPGA 設計和制造方法,能夠滿足“可編程技術勢在必行”的兩大關鍵要求。堆疊硅片互聯技術是新一代 FPGA 的基礎,不僅超越了摩爾定律,而且實現的功能能夠滿足最嚴格的設計要求。利用該技術,賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產需求。本白皮書將探討促使賽靈思開發堆疊硅片互聯技術的技術及經濟原因,以及使之實現的創新方法。
標簽: 380 WP 賽靈思 堆疊硅片
上傳時間: 2013-10-24
上傳用戶:Yue Zhong
賽靈思推出的三款全新產品系列不僅發揮了臺積電28nm 高介電層金屬閘 (HKMG) 高性能低功耗 (HPL) 工藝技術前所未有的功耗、性能和容量優勢,而且還充分利用 FPGA 業界首款統一芯片架構無與倫比的可擴展性,為新一代系統提供了綜合而全面的平臺基礎。目前,隨著賽靈思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,賽靈思將系統功耗、性價比和容量推到了全新的水平,這在很大程度上要歸功于臺積電 28nm HKMG 工藝出色的性價比優勢以及芯片和軟件層面上的設計創新。結合業經驗證的 EasyPath™成本降低技術,上述新系列產品將為新一代系統設計人員帶來無與倫比的價值
標簽: Virtex Kintex Artix FPGA
上傳時間: 2015-01-02
上傳用戶:shuizhibai
賽靈思的如何撰寫測試平臺的挺好的文檔,不過是英文的
標簽: 賽靈思 測試平臺 文檔
上傳時間: 2013-12-31
上傳用戶:稀世之寶039
賽靈思的FPGA,設計的軟核microblaze示例
標簽: FPGA 賽靈思
上傳時間: 2017-03-13
上傳用戶:libinxny
賽靈思 FPGA 設計時序:作為賽靈思用戶論壇的定期訪客(見 http://forums.xilinx.com),我注意到新用 戶往往對時序收斂以及如何使用時序約束 來達到時序收斂感到困惑。為幫助 FPGA 設計新手實現時序收斂,讓我們來深入了 解時序約束以及如何利用時序約束實現 FPGA 設計的最優結果。
標簽: FPGA 賽靈思 計時
上傳時間: 2016-12-14
上傳用戶:bigbibby
賽靈思芯片手冊,介紹的很詳細。包含芯片資源情況、電氣特性、物理結構介紹的很詳細。
標簽: FPGA
上傳時間: 2022-04-20
上傳用戶:bluedrops
賽克思書店銷售管理系統.可用于二次開發,以C++與sql 寫.
標簽: sql 銷售 管理系統 二次開發
上傳時間: 2017-06-27
上傳用戶:3到15
在為所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 產品系列提供全面生產支持的同時,ISE 12 版本作為業界唯一一款領域專用設計套件,不斷發展和演進,可以為邏輯、數字信號處理(DSP)、嵌入式處理以及系統級設計提供互操作性設計流程和工具配置。此外,賽靈思還在 ISE 12 套件中采用了大量軟件基礎架構,并改進了設計方法,從而不僅可縮短運行時間,提高系統集成度,而且還能在最新一代器件產品系列和目標設計平臺上擴展 IP 互操作性
標簽: ispLEVER Classic0
上傳時間: 2013-07-26
上傳用戶:青春給了作業95
Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。 UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。 UltraScale架構的突破包括: • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50% • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量 • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代 • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬 • 顯著增強DSP與包處理性能 賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。
標簽: UltraScale Xilinx 架構
上傳時間: 2013-11-17
上傳用戶:皇族傳媒
蟲蟲下載站版權所有 京ICP備2021023401號-1