亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

雅思寫作

  • 表面具有形變反射面天線方向圖的計算

    反射面表面發生形變后,對輻射積分的處理會變得比較復雜,文中利用表面雅可比變換,對輻射積分進行處理,使得輻射積分的數學表示變得相對簡單,將計算結果與GRASP仿真結果作了對比,結果基本一致,驗證了方法的正確性。

    標簽: 表面 形變 反射 天線

    上傳時間: 2013-10-19

    上傳用戶:thesk123

  • 飛思卡爾超越比特位(voip)

        在一這期中,我們擴大了討論的範圍,涵蓋了在飛思卡爾產品系列中采用的多種技術,包括8位微控制器(MCU)、32位ColdFire控制器、我們曾獲大獎的16位數字信號控制器(DSC)及ZigBee® 無線技術等。此外,我們還增加了一個來自設計聯盟合作伙伴的內容,以及飛思卡爾客戶如何用我們的產品和服務取得成功的實例。

    標簽: voip 飛思卡爾 比特位

    上傳時間: 2013-10-17

    上傳用戶:1234xhb

  • 飛思卡爾智能車的舵機測試程序

    飛思卡爾智能車的舵機測試程序 #include <hidef.h>      /* common defines and macros */#include <MC9S12XS128.h>     /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128" void SetBusCLK_16M(void)             {       CLKSEL=0X00;        PLLCTL_PLLON=1;          //鎖相環電路允許位    SYNR=0x00 | 0x01;        //SYNR=1    REFDV=0x80 | 0x01;          POSTDIV=0x00;            _asm(nop);              _asm(nop);    while(!(CRGFLG_LOCK==1));       CLKSEL_PLLSEL =1;          } void PWM_01(void) {     //舵機初始化   PWMCTL_CON01=1;    //0和1聯合成16位PWM;    PWMCAE_CAE1=0;    //選擇輸出模式為左對齊輸出模式    PWMCNT01 = 0;     //計數器清零;    PWMPOL_PPOL1=1;    //先輸出高電平,計數到DTY時,反轉電平    PWMPRCLK = 0X40;    //clockA 不分頻,clockA=busclock=16MHz;CLK B 16分頻:1Mhz     PWMSCLA = 0x08;    //對clock SA 16分頻,pwm clock=clockA/16=1MHz;         PWMCLK_PCLK1 = 1;   //選擇clock SA做時鐘源    PWMPER01 = 20000;   //周期20ms; 50Hz;    PWMDTY01 = 1500;   //高電平時間為1.5ms;     PWME_PWME1 = 1;   

    標簽: 飛思卡爾智能車 舵機 測試程序

    上傳時間: 2013-11-04

    上傳用戶:狗日的日子

  • 賽靈思spartan6系列FPGA片內資源設計指導

    賽靈思spartan6系列FPGA片內資源設計指導

    標簽: spartan6 FPGA 賽靈思 資源

    上傳時間: 2013-10-16

    上傳用戶:wang0123456789

  • 飛思卡爾的PCB布局布線應用筆記,很值得學習的

    飛思卡爾的PCB布局布線應用筆記,很值得學習的

    標簽: PCB 飛思卡爾 布局布線 應用筆記

    上傳時間: 2013-10-21

    上傳用戶:aa7821634

  • 深入剖析賽靈思(Xilinx)All Programmable三大創新器件

         深入剖析賽靈思(Xilinx)All Programmable三大創新器件:賽靈思在 28nm 節點上推出的多種新技術為客戶帶來了重大的超前價值,并使賽靈思領先競爭對手整整一代。賽靈思并不是簡單地將現有的 FPGA 架構遷移到新的技術節點上,而是力求引領多種 FPGA 創新,并率先推出了 All Programmable 3D IC 和 SoC。   今天推出的 All Programmable 產品采用了各種形式的可編程技術,包括可編程硬件和軟件、數字信號和模擬混合信號(AMS)、單晶片和多片 3D IC 方案(圖 1)。有了這些全新的 All Programmable 器件,設計團隊就能進一步提升可編程系統的集成度,提高整體系統性能,降低 BOM 成本,并以更快的速度向市場推出更具創新性的智能產品。

    標簽: Programmable Xilinx All 賽靈思

    上傳時間: 2013-10-29

    上傳用戶:1427796291

  • pcb板圖制作軟件

    pcb板圖制作軟件

    標簽: pcb 軟件

    上傳時間: 2013-11-24

    上傳用戶:pioneer_lvbo

  • 全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析

        全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個子系列芯片的介紹表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介紹表   (1) Artix-7 FPGA系列——業界最低功耗和最低成本   通過表1我們不難得出以下結論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級中,功耗和性能平衡得非常好。

    標簽: Xilinx FPGA 賽靈思 系列芯片

    上傳時間: 2013-12-20

    上傳用戶:dongbaobao

  • 賽靈思Artix-7 FPGA 數據手冊:直流及開關特性

      本文是關于賽靈思Artix-7 FPGA 數據手冊:直流及開關特性的詳細介紹。   文章中也討論了以下問題:   1.全新 Artix-7 FPGA 系列有哪些主要功能和特性?   Artix-7 系列提供了業界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構增強技術,能滿足小型化產品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。   2.Artix-7 FPGA 系列支持哪些類型的應用和終端市場?   Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應用,包括如便攜式超聲波醫療設備、軍用通信系統、高端專業/消費類相機的 DSLR 鏡頭模塊,以及航空視頻分配系統等。

    標簽: Artix FPGA 賽靈思 數據手冊

    上傳時間: 2013-11-12

    上傳用戶:songyue1991

  • 賽靈思FPGA芯片架構分析

    賽靈思FPGA芯片論文,值得一看。

    標簽: FPGA 賽靈思 芯片架構

    上傳時間: 2015-01-02

    上傳用戶:ljt101007

主站蜘蛛池模板: 大城县| 西安市| 南漳县| 天气| 旬邑县| 甘孜| 正定县| 射洪县| 马公市| 临潭县| 彰化县| 凯里市| 瑞金市| 兴仁县| 即墨市| 利津县| 海阳市| 措美县| 静海县| 台北县| 贡觉县| 葫芦岛市| 赤壁市| 冷水江市| 同江市| 响水县| 屏南县| 尤溪县| 高要市| 武平县| 莱州市| 罗定市| 巨野县| 福州市| 牡丹江市| 汶川县| 福贡县| 洪洞县| 乌鲁木齐县| 衡南县| 霍州市|