12864液晶時鐘顯示程序 LCD 地址變量 ;**************變量的定義***************** RS BIT P2.0 ;LCD數據/命令選擇端(H/L) RW BIT P2.1 ;LCD讀/寫選擇端(H/L) EP BIT P2.2 ;LCD使能控制 PSB EQU P2.3 RST EQU P2.5 PRE BIT P1.4 ;調整鍵(K1) ADJ BIT P1.5 ;調整鍵(K2) COMDAT EQU P0 LED EQU P0.3 YEAR DATA 18H ;年,月,日變量 MONTH DATA 19H DATE DATA 1AH WEEK DATA 1BH HOUR DATA 1CH ;時,分,秒,百分之一秒變量 MIN DATA 1DH SEC DATA 1EH SEC100 DATA 1FH STATE DATA 23H LEAP BIT STATE.1 ;是否閏年標志1--閏年,0--平年 KEY_S DATA 24H ;當前掃描鍵值 KEY_V DATA 25H ;上次掃描鍵值 DIS_BUF_U0 DATA 26H ;LCD第一排顯示緩沖區 DIS_BUF_U1 DATA 27H DIS_BUF_U2 DATA 28H DIS_BUF_U3 DATA 29H DIS_BUF_U4 DATA 2AH DIS_BUF_U5 DATA 2BH DIS_BUF_U6 DATA 2CH DIS_BUF_U7 DATA 2DH DIS_BUF_U8 DATA 2EH DIS_BUF_U9 DATA 2FH DIS_BUF_U10 DATA 30H DIS_BUF_U11 DATA 31H DIS_BUF_U12 DATA 32H DIS_BUF_U13 DATA 33H DIS_BUF_U14 DATA 34H DIS_BUF_U15 DATA 35H DIS_BUF_L0 DATA 36H ;LCD第三排顯示緩沖區 DIS_BUF_L1 DATA 37H DIS_BUF_L2 DATA 38H DIS_BUF_L3 DATA 39H DIS_BUF_L4 DATA 3AH DIS_BUF_L5 DATA 3BH DIS_BUF_L6 DATA 3CH DIS_BUF_L7 DATA 3DH DIS_BUF_L8 DATA 3EH DIS_BUF_L9 DATA 3FH DIS_BUF_L10 DATA 40H DIS_BUF_L11 DATA 41H DIS_BUF_L12 DATA 42H DIS_BUF_L13 DATA 43H DIS_BUF_L14 DATA 44H DIS_BUF_L15 DATA 45H FLAG DATA 46H ;1-年,2-月,3-日,4-時,5-分,6-秒,7-退出調整。 DIS_H DATA 47H DIS_M DATA 48H DIS_S DATA 49H
上傳時間: 2013-11-09
上傳用戶:xingisme
PKPM系列CAD軟件是一套集建筑設計、結構設計、設備設計、工程量統計和概預算報表等于一體的大型綜合CAD 系統。 系統中建筑設計軟件(APM)在我部自行研制開發的中文彩色三維圖形支撐系統(CFG)下工作,操作簡便。用人機交互方式輸入三維建筑形體。對建立的模型可從不同高度和角度的視點進行透視觀察,或進行建筑室內漫游觀察。直接對模型進行渲染及制作動畫。除方案設計、建筑總圖外,APM還可完成平面、立面、剖面及詳圖的施工圖設計,備有常用圖庫及紋理材料庫,其成圖具有較高的自動化程度和較強的適應性。 本系統裝有先進的結構分析軟件包,容納了國內最流行的各種計算方法,如平面桿系、矩形及異形樓板、高層三維殼元及薄壁桿系、梁板樓梯及異形樓梯、各類基礎、磚混及底框抗震分析等等。全部結構計算模塊均按新的設計規范編制。全面反映了新規范要求的荷載效應組合,設計表達式,抗震設計新概念要求的強柱弱梁、強剪弱彎、節點核心、罕遇地震以及考慮扭轉效應的振動耦連計算方面的內容。 PKPM系統有豐富和成熟的結構施工圖輔助設計功能,可完成框架、排架、連梁、結構平面、樓板配筋、節點大樣、各類基礎、樓梯、剪力墻、鋼結構框架、桁架、門式剛架、預應力框架等施工圖繪制。并在自動選配鋼筋,按全樓或層、跨剖面歸并,布置圖紙版面,人機交互干予等方面獨具特色。在磚混計算中可考慮構造柱共同工作,可計算各種砌塊材料,底框上層磚房結構CAD適用于任意平面的一層或多層底框。 PKPM系列CAD軟件在國內率先實現建筑與結構及設備、概預算數據共享。從建筑方案設計開始,建立建筑物整體的公用數據庫,全部數據可用于后續的結構設計;各層平面布置及柱網軸線可完全公用,并自動生成建筑裝修材料及圍護填充墻等設計荷載,經過荷載統計分析及傳遞計算生成荷載數據庫。并可自動地為上部結構及各類基礎的結構計算提供數據文件,如平面框架、連續梁、高層三維分析、磚混及底框磚房抗震驗算等所需的數據文件。自動生成設備設計的條件圖。代替了人工準備的大量工作,大大提高了結構分析的正確性及使用效率。 設備設計包括采暖、空調、給排水及電氣,可從建筑生成條件圖及計算數據,也可從AUTOCAD直接生成條件圖。交互式完成管線及插件布置,計算繪圖一體化。 本系統采用獨特的人機交互輸入方式,使用者不必填寫繁瑣的數據文件。輸入時用鼠標或鍵盤在屏幕上勾畫出整個建筑物。軟件有詳細的中文菜單指導用戶操作,并提供了豐富的圖形輸入功能,有效地幫助輸入。實踐證明,這種方式設計人員容易掌握,而且比傳統的方法可提高效率十幾倍。 本系統由建設部組織鑒定。1991年獲首屆全國軟件集中測評優秀軟件獎,1992年北京地區軟件平測一等獎,1993年列入國家重點科技成果推廣項目。1994、1995年度中國軟件行業協會推薦優秀軟件產品。1996年獲國家科技進步三等獎。在全國用戶超過6000家,是國內建筑行業應用最廣泛的一套CAD系統。
上傳時間: 2013-11-06
上傳用戶:haiya2000
superpro 3000u 驅動 PIC16C65B@QFP44 [SA245] PIC16C65B: Part number QFP44: Package in QFP44 SA245: Adapter purchase number AM29DL320GT@FBGA48 [SA642+B026] AM29DL320GT: Part number FBGA48: Package in FBGA48 SA642: Adapter purchase number (Top board with socket) B026: Adapter purchase number (Bottom board, exchangable for different parts) 87C196CA@PLCC68(universal adapter) [PEP+S414T] 87C196CA: Part number PLCC68: Package in PLCC68 universal adapter: this adapter is valid for all parts in this package PEP: The PEP (Pin-driver Expansion Pack necessary to work with the adapter S414T) S414T: Adapter purchase number (Universal for all parts in this package) S71PL127J80B@FBGA64(special adapter) [(SA642A-B079A-Y096AF001)] S71PL127J80B: Part number FBGA64: Package in FBGA64 special adapter: this adapter is valid for this
上傳時間: 2013-10-23
上傳用戶:Avoid98
一下就是pcb源博自動拼板開料系統下載資料介紹說明: 一、約定術語: 大板(Sheet)(也叫板料):是制造印制電路板的基板材料,也叫覆銅板,有多種規格。如:1220X1016mm。 拼板(Panel)(也叫生產板):由系統根據拼板設定的的范圍(拼板最大長度、最小長度和拼板最大寬度、最小寬度)自動生成; 套板(Unit):有時是客戶定單的產品尺寸(Width*Height);有時是由多個客戶定單的產品尺寸組成(當客戶定單的尺寸很小時即常說的連片尺寸)。一個套板由一個或多個單元(Pcs)組成; 單元(Pcs): 客戶定單的產品尺寸。 套板間距(DX、DY)尺寸 :套板在拼板中排列時,兩個套板之間的間隔。套板長度與長度方向之間的間隔叫DX尺寸;套板寬度與寬度方向之間的間隔叫DY尺寸。 拼板工藝邊(DX、DY)尺寸(也叫工作邊或夾板邊):套板與拼板邊緣之間的尺寸。套板長度方向與拼板邊緣之間的尺寸叫DX工藝邊;套板寬度方向與拼板邊緣之間的尺寸叫DY工藝邊。 單元數/每套:每個套板包含有多少個單元 規定套板數:在開料時規定最大拼板包含多少個套板 套板混排:在一個拼板里面,允許一部份套板橫排,一部份套板豎排。 開料模式:開料后,每一種板材都有幾十種開料情況,甚至多達幾百種開料情況。怎樣從中選出最優的方案?根據大部份PCB廠的開料經驗,我們總結出了5種開料模式:1為單一拼板不混排;2為單一拼板允許混排;3、4、5開料模式都是允許二至三種拼板,但其排列的方式和計算的方法可能不同(從左上角開始向右面和下面分、從左到右、從上到下、或兩者結合)在后面的拼板合并 中有開料模式示意圖。其中每一種開料模式都選出一種最優的方案,所以每一種板材就顯示5種開料方案。(選擇的原則是:在允許的拼板種類范圍內,拼板數量最少、拼板最大、拼板的種類最少。) 二、 開料方式介紹(開料方式共有四個選項): 1、單一拼板:只開一種拼板。 2、最多兩種拼板:開料時最多有兩種拼板。 3、允許三種拼板:開料時最多可開出三種拼板。(也叫ABC板) 4、使用詳細算法:該選項主要作用:當套板尺寸很小時(如:50X20),速度會比較慢,可以采用去掉詳細算法選項,速度就會比較快且利用率一般都一樣。建議:如產品尺寸小于50mm時,采用套板設定(即連片開料)進行開料,或去掉使用詳細算法選項進行開料。 三、 開料方法的選擇 1、常規開料:主要用于產品的尺寸就是套板尺寸,或人為確定了套板尺寸 直接輸入套板尺寸,確定套板間距(DX、DY)尺寸,確定拼板工藝邊(DX、DY)尺寸,選擇生產板材(板料)尺寸,用鼠標點擊開料(cut)按鈕即可開料。 2、套板設定開料(連片開料):主要用于產品尺寸較小,由系統自動選擇最佳套板尺寸。 套板設定開料 可以根據套板的參數選擇不同套板來開料,從而確定那一種套板最好,利用率最高。從而提高板料利用率,又方便生產。
上傳時間: 2013-11-11
上傳用戶:yimoney
完整性高的FPGA-PCB系統化協同設計工具 Cadence OrCAD and Allegro FPGA System Planner便可滿足較復雜的設計及在設計初級產生最佳的I/O引腳規劃,并可透過FSP做系統化的設計規劃,同時整合logic、schematic、PCB同步規劃單個或多個FPGA pin的最佳化及layout placement,借由整合式的界面以減少重復在design及PCB Layout的測試及修正的過程及溝通時間,甚至透過最佳化的pin mapping、placement后可節省更多的走線空間或疊構。 Specifying Design Intent 在FSP整合工具內可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內的包裝,預先讓我們同步規劃FPGA設計及在PCB的placement。
標簽: Allegro Planner System FPGA
上傳時間: 2013-10-19
上傳用戶:shaojie2080
有時候,做元件封裝的時候,做得不是按中心設置為原點(不提倡這種做法),所以制成之后導出來的坐標圖和直接提供給貼片廠的要求相差比較大。比如,以元件的某一個pin 腳作為元件的原點,明顯就有問題,直接修改封裝的話,PCB又的重新調整。所以想到一個方法:把每個元件所有的管腳的X坐標和Y坐標分別求平均值,就為元件的中心。
上傳時間: 2014-01-09
上傳用戶:xzt
protel 99se 使用技巧以及常見問題解決方法:里面有一些protel 99se 特別技巧,還有我們經常遇到的一些問題!如何使一條走線至兩個不同位置零件的距離相同? 您可先在Design/Rule/High Speed/Matched Net Lengths的規則中來新增規則設定,最后再用Tools/EqualizeNet Lengths 來等長化即可。 Q02、在SCHLIB中造一零件其PIN的屬性,如何決定是Passive, Input, I/O, Hi- Z,Power,…..?在HELP中能找到說明嗎?市面有關 SIM?PLD?的書嗎?或貴公司有講義? 你可在零件庫自制零件時點選零件Pin腳,并在Electrical Type里,可以自行設定PIN的 屬性,您可參考臺科大的Protel sch 99se 里面有介紹關于SIM的內容。 Q03、請問各位業界前輩,如何能順利讀取pcad8.6版的線路圖,煩請告知 Protel 99SE只能讀取P-CAD 2000的ASCII檔案格式,所以你必須先將P-CAD8.6版的格式轉為P-CAD 2000的檔案格式,才能讓Protel讀取。 Q04、請問我該如何標示線徑大小的那個平方呢 你可以將格點大小設小,還有將字形大小縮小,再放置數字的平方位置即可。 Q05、請問我一次如何更改所有組件的字型 您可以點選其中一個組件字型,再用Global的方法就可以達成你的要求。
上傳時間: 2015-01-01
上傳用戶:yxgi5
Introduction to Xilinx Packaging Electronic packages are interconnectable housings for semiconductor devices. The major functions of the electronic packages are to provide electrical interconnections between the IC and the board and to efficiently remove heat generated by the device. Feature sizes are constantly shrinking, resulting in increased number of transistors being packed into the device. Today's submicron technology is also enabling large-scale functional integration and system-on-a-chip solutions. In order to keep pace with these new advancements in silicon technologies, semiconductor packages have also evolved to provide improved device functionality and performance. Feature size at the device level is driving package feature sizes down to the design rules of the early transistors. To meet these demands, electronic packages must be flexible to address high pin counts, reduced pitch and form factor requirements. At the same time,packages must be reliable and cost effective.
上傳時間: 2013-11-21
上傳用戶:不懂夜的黑
Applying power to a standard logic chip, SRAM, or EPROM, usually results in output pinstracking the applied voltage as it rises. Programmable logic attempts to emulate that behavior,but physics forbids perfect emulation, due to the device programmability. It requires care tospecify the pin behavior, because programmable parts encounter unknown variables – yourdesign and your power environment.
上傳時間: 2013-11-24
上傳用戶:253189838
Cadence 應用注意事項 1、 PCB 工藝規則 以下規則可能隨中國國內加工工藝提高而變化 1.1. 不同元件間的焊盤間隙:大于等于 40mil(1mm),以保證各種批量在線焊板的需要。 1.2. 焊盤尺寸:粘錫部分的寬度保證大于等于 10mil(0.254mm),如果焊腳(pin)較高,應 修剪;如果不能修剪的,相應焊盤應增大….. 1.3. 機械過孔最小孔徑:大于等于 6mil(0.15mm)。小于此尺寸將使用激光打孔,為國內 **************************************************************************************** 各種化工 石油 電子 制造 機械 編程 紡織等等各類電腦軟件, 歡迎咨詢 ------------------------------------------------------------------------------------ 聯系QQ:1270846518 Email: gjtsoft@qq.com 即時咨詢或留言:http://gjtsoft.53kf.com 電話: 18605590805 短信發送軟件名稱, 我們會第一時間為您回復 **************************************************************************************** 大多數 PCB廠家所不能接受。
上傳時間: 2013-12-13
上傳用戶:sjy1991