STM32F407開發板ALTIUM設計原理圖+AD集成封裝庫文件,Altium Designer 設計的工程文件,包括原理圖和未布局布線的PCB文件,可作為你產品設計的參考。集成庫器件型號列表如下:Library Component Count : 46Name Description----------------------------------------------------------------------------------------------------1N4106 12V/0.5W穩壓管1N4148 高速開關二極管24Cxx 外置EEPROM5向按鍵 8050-SMD 高頻放大-NPN型AMS1117 三端穩壓芯片BEEP 蜂鳴器C 無極性貼片電容C-CAP 直插電解電容CR-3V 微型電池DB9 9針串口DP83848IVDS18B20 數字溫度計FU 5x20 5*20保險絲HS0038 Header 10X2 10*2P接插件Header 13X2 13*2P接插件Header 18X2 18*2P接插件Header 2 2P接插件Header 2X2 2*2P接插件Header 3X2 3*2P接插件Header 4 4P接插件Header 4X2 4*2P接插件Header 6 6P接插件Header 9X2 9*2P接插件IS62WV51216 JATG L 小功率貼片電感LED-5MM 5mm插件LEDMAX232 MAX232MAX485 MP2359 P-DC 低壓電源接口R 貼片電阻RJ45 SDCARD-M TF卡槽SS14 肖特基二極管SSW-2P 2路波動開關STM32F407ZGT6TFTLCD TJA1050 USB OTGUSB-5P 微型USB母座W25Qxx 外置FlashXTALXTAL-2 2腳晶振
上傳時間: 2021-12-17
上傳用戶:zhaiyawei
PCIE轉4路千兆網卡INTEL82580EB 開發板原理圖
標簽: pcie intel82580eb 開發板
上傳時間: 2022-02-23
上傳用戶:得之我幸78
STM32F407 ARM 單片機開發板_usb 高速2.0 fs程序 KEIL 軟件C源碼
上傳時間: 2022-05-04
上傳用戶:
Altera(Intel)_MAX10_10M02SCU169開發板資料硬件參考設計+邏輯例程.QM_MAX10_10M02SCU169開發板主要特征參數如下所示:? 主控CPLD:10M02SCU169C8G;? 主控CPLD外部時鐘源頻率:50MHz;? 10M02SCU169C8G芯片內部自帶豐富的Block RAM資源;? 10M02SCU169C8G芯片邏輯單元數為2K LE;? QM_MAX10_10M02SCU169開發板板載Silicon Labs的CP2102芯片來實現USB轉串口功能;? QM_MAX10_10M02SCU169開發板板載MP2359高效率DC/DC提供CPLD芯片工作的3.3V電源;? QM_MAX10_10M02SCU169開發板引出了兩排50p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM_MAX10_10M02SCU169開發板引出了芯片的3路按鍵用于測試;? QM_MAX10_10M02SCU169開發板引出了芯片的3路LED用于測試;? QM_MAX10_10M02SCU169開發板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:
Altera(Intel)_Cyclone10_10CL006開發板資料硬件參考設計+邏輯例程。QM_Cyclone10_10CL006開發板主要特征參數如下所示:? 主控FPGA:10CL006YU256C8G;? 主控FPGA外部時鐘源頻率:50MHz;? 10CL006YU256C8G芯片內部自帶豐富的Block RAM資源;? 10CL006YU256C8G芯片邏輯單元數為6K LE;? QM_Cyclone10_10CL006開發板板載MP2359高效率DC/DC提供FPGA芯片工作的3.3V電源;? QM_Cyclone10_10CL006開發板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM_Cyclone10_10CL006開發板引出了芯片的3路按鍵用于測試;? QM_Cyclone10_10CL006開發板引出了芯片的2路LED用于測試;? QM_Cyclone10_10CL006開發板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:qingfengchizhu
Artix-7 XC7A35T-DDR3開發板資料硬件參考設計資料QM_ XC7A35T開發板主要特征參數如下所示:? 主控FPGA:XC7A35T-1FTG256C;? 主控FPGA外部時鐘源頻率:50MHz;? XC7A35T-1FTG256C芯片內部自帶豐富的Block RAM資源,達到了1,800kb;? XC7A35T-1FTG256C芯片邏輯單元數為33,280;? QM _XC7A35T板載N25Q064A SPI Flash芯片,8MB(64Mbit)的存儲容量;? QM _XC7A35T板載256MB鎂光的DDR3存儲器,型號為MT41K128M16JT-125:K;? QM _XC7A35T提供核心板芯片工作的3.3V電源,有一路3.3V的LED電源指示燈,板載高性能DC/DC芯片給FPGA 1.0V Core電壓,DDR3 1.5V電壓供電以及VDD_AUX的1.8V電壓;? QM _XC7A35T引出了兩排2x32p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? QM _XC7A35T引出了芯片的2路按鍵用于測試,其中一路用于PROGROM_B信號編程按鈕;? QM _XC7A35T引出了芯片的3路LED燈用于測試,其中一路LED為FPGA_DONE信號指示燈;? QM _XC7A35T引出了芯片的JTAG調試端口,采用單排6p、2.54mm間距的排針;
標簽: DDR3
上傳時間: 2022-05-11
上傳用戶:shjgzh
Altera(Intel)_Cyclone_IV_EP4CE15_開發板資料硬件參考設計+邏輯例程Cyclone IV EP4CE15核心板主要特征參數如下所示:? 主控FPGA:EP4CE15F23C8N;? 主控FPGA外部時鐘源頻率:50MHz;? EP4CE15F23C8N芯片內部自帶豐富的Block RAM資源;? EP4CE15F23C8N芯片邏輯單元數為15K LE;? Cyclone IV EP4CE15板載W25Q064 SPI Flash芯片,8MB字節的存儲容量;? Cyclone IV EP4CE15板載Winbond 32MB的SDRAM,型號為W9825G6KH-6;? Cyclone IV EP4CE15核心板板載MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V電源;? Cyclone IV EP4CE15核心板引出了兩排64p、2.54mm間距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模塊、高速ADC采集模塊或者CMOS攝像頭模塊等;? Cyclone IV EP4CE15核心板引出了芯片的3路按鍵用于測試;? Cyclone IV EP4CE15核心板引出了芯片的2路LED用于測試;? Cyclone IV EP4CE15核心板引出了芯片的JTAG調試端口,采用雙排10p、2.54mm的排針;
上傳時間: 2022-05-11
上傳用戶:zhanglei193
六足機器人之24路舵機控制器驅動板資料
上傳時間: 2022-06-21
上傳用戶:
32路繼電器輸出端子板(通用).
標簽: 繼電器
上傳時間: 2022-07-18
上傳用戶:
本課題是國家自然科學基金重點資助項目“微型燃氣輪機一高速發電機分布式發電與能量轉換系統研究”(50437010)的部分研究內容。高速電機的體積小、功率密度大和效率高,正在成為電機領域的研究熱點之一。高速電機的主要特點有兩個:一是轉子的高速旋轉,二是定子繞組電流和鐵心中磁通的高頻率,由此決定了不同于普通電機的高速電機特有的關鍵技術。本文針對高速永磁電機的機械與電磁特性及其關鍵技術進行了深入地研究,主要包括以下內容: 首先,進行了高速永磁電機轉子的結構設計與強度分析。根據永磁體抗壓強度遠大于抗拉強度的特點,提出了一種采用整體永磁體外加非導磁高強度合金鋼護套的新型轉子結構。永磁體與護套之間采用過盈配合,用護套對永磁體施加的靜態預壓力抵消高速旋轉離心力產生的拉應力,使永磁體高速旋轉時仍承受一定的壓應力,從而保證永磁轉子的安全運行。基于彈性力學厚壁筒理論與有限元接觸理論,建立了新型高速永磁轉子應力計算模型,確定了護套和永磁體之間的過盈量,計算了永磁體和護套中的應力分布。該種轉子結構和強度計算方法已應用于高速永磁電機的樣機設計。 其次,進行了高速永磁轉子的剛度分析和磁力軸承—轉子系統的臨界轉速計算?;陔姶艌隼碚摲治隽舜帕S承支承的各向同性,利用氣隙靜態偏置磁通密度計算了磁力軸承的線性支承剛度,在對高速電機轉子結構離散化的基礎上建立了磁力軸承—轉子系統的動力學方程,采用有限元法計算了高速永磁電機轉子的臨界轉速。利用該計算方法設計的1臺采用磁力軸承的高速電機,已成功實現60000r/min的運行。 再次,進行了高速永磁電機的定子設計,提出了一種新型環形繞組結構。環型繞組線圈的下層邊放在定子鐵心的6個槽中,而上層邊分布在定子鐵心軛部外緣的24個槽中,不但增加了定子表面的通風散熱面積,使冷卻氣流直接冷卻定子繞組,更為重要的是,解決了傳統2極電機繞組端部軸向過長的難題,使轉子軸向長度大為縮短,從而增加了高速永磁電機轉子系統的剛度。 然后,采用場路耦合以及解析與實驗相結合的方法,分析計算了高速永磁電機的損耗和溫升,并對高速永磁發電機的電磁特性進行了仿真。高速電機的優點是體積小和功率密度大,然而隨之而來的缺點是單位體積的損耗大,以及因散熱面積小造成的散熱困難。損耗和溫升的準確計算對高速電機的安全運行至關重要。為了準確計算高速電機的高頻鐵耗,對定子鐵心所采用的各向異性冷軋電工鋼片制作的試件,進行了不同頻率和不同軋制方向的導磁性能和損耗系數測定。然后采用場路耦合的方法,分析計算了高速電機的定子鐵耗和銅耗、轉子護套和永磁體內的高頻附加損耗以及轉子表面的風磨損耗。在損耗分析的基礎上,計算了高速電機的溫升。最后,設計制造了一臺額定轉速為60000r/min的高速永磁電機試驗樣機,并進行了初步的試驗研究。測量了電機在不同轉速下空載運行時的定、轉子溫升及定子繞組的反電動勢波形。通過與仿真結果的對比,部分驗證了高速永磁電機理論分析和設計方法的正確性。在此基礎上,提出一種高速永磁電機的改進設計方案,為進一步的研究工作打下了基礎。
上傳時間: 2013-04-24
上傳用戶:woshiayin