亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

2種通訊方式

  • 永磁無刷直流電動機的設(shè)計和仿真研究.rar

    永磁無刷直流電動機是一種集電機和電子一體化的高新技術(shù)產(chǎn)品,它以其體積小、重量輕、慣量小、控制簡單和動態(tài)性能好等優(yōu)良特性,被廣泛應(yīng)用于工業(yè)、交通、消費電子、航空航天、軍事等領(lǐng)域,對永磁無刷直流電動機的研究具有十分重要的意義。 通常的永磁無刷直流電動機由永磁同步電動機、逆變器以及安裝在轉(zhuǎn)子軸上的位置傳感器構(gòu)成。逆變器的驅(qū)動信號與轉(zhuǎn)子位置信號同步從而保證在任意的速度下定子繞組電流與轉(zhuǎn)子磁場同步。 本文系統(tǒng)研究了永磁無刷直流電動機本體及驅(qū)動控制系統(tǒng),取得了有價值的研究成果。 1)本文查閱了大量的文獻資料,全面總結(jié)和分析了永磁無刷直流電動機的研究現(xiàn)狀,闡述了永磁無刷直流電動機的運行和控制機理。 2)在分析永磁無刷直流電動機的性能與運行原理的基礎(chǔ)上,設(shè)計了以PIC16F877A單片機為核心的永磁無刷直流電動機調(diào)速系統(tǒng),并進行了實驗研究。 3)利用Matlab/Simulink對永磁無刷直流電動機系統(tǒng)建立動態(tài)仿真模型,結(jié)合實驗所得參數(shù)進行仿真,結(jié)果證明所建仿真模型的正確性和有效性。 4)在Matlab下對永磁無刷直流電動機可能會出現(xiàn)的各種故障進行了仿真研究,表明了永磁無刷直流電動機具有良好的容錯性能。 5)基于磁路法設(shè)計了一套永磁無刷直流電動機的電磁設(shè)計程序,給出了計算實例。 6)給出了計及齒槽影響的永磁無刷直流電動機電感參數(shù)的解析計算,與有限元法計算結(jié)果對比,表明此方法的正確性和精確性;在星形連接的兩兩導(dǎo)通方式下,分析計算得到計及繞組電感的永磁無刷直流電動機的平均電流穩(wěn)態(tài)電路模型,結(jié)果表明計及電感參數(shù)的電樞電流較小,轉(zhuǎn)速相應(yīng)降低;推導(dǎo)出了在三角形連接的兩兩導(dǎo)通方式下,計及繞組電感的相電流解析式。

    標(biāo)簽: 無刷直流電動機 仿真研究

    上傳時間: 2013-04-24

    上傳用戶:熊少鋒

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識  1.1 匯編語言的由來及其特點   1 機器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點   5 匯編語言的使用領(lǐng)域  1.2 數(shù)據(jù)的表示和類型   1 數(shù)值數(shù)據(jù)的表示   2 非數(shù)值數(shù)據(jù)的表示   3 基本的數(shù)據(jù)類型  1.3 習(xí)題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機的內(nèi)存管理模式   2 32位微機的內(nèi)存管理模式  2.3 習(xí)題 第3章 操作數(shù)的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數(shù)尋址方式的小結(jié)  3.10 習(xí)題 第4章 標(biāo)識符和表達式  4.1 標(biāo)識符  4.2 簡單內(nèi)存變量的定義   1 內(nèi)存變量定義的一般形式   2 字節(jié)變量   3 字變量   4 雙字變量   5 六字節(jié)變量   6 八字節(jié)變量   7 十字節(jié)變量  4.3 調(diào)整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調(diào)整偏移量偽指令   4 偏移量計數(shù)器的值  4.4 復(fù)合內(nèi)存變量的定義   1 重復(fù)說明符   2 結(jié)構(gòu)類型的定義   3 聯(lián)合類型的定義   4 記錄類型的定義   5 數(shù)據(jù)類型的自定義  4.5 標(biāo)號  4.6 內(nèi)存變量和標(biāo)號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強制屬性操作符   7 存儲單元別名操作符  4.7 表達式   1 進制偽指令   2 數(shù)值表達式   3 地址表達式  4.8 符號定義語句   1 等價語句   2 等號語句   3 符號名定義語句  4.9 習(xí)題 第5章 微機CPU的指令系統(tǒng)  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統(tǒng)   1 數(shù)據(jù)傳送指令   2 標(biāo)志位操作指令   3 算術(shù)運算指令   4 邏輯運算指令   5 移位操作指令   6 位操作指令   7 比較運算指令   8 循環(huán)指令   9 轉(zhuǎn)移指令   10 條件設(shè)置字節(jié)指令   11 字符串操作指令   12 ASCII-BCD碼調(diào)整指令   13 處理器指令  5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu)  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結(jié)構(gòu)  6.2 程序的基本結(jié)構(gòu)   1 順序結(jié)構(gòu)   2 分支結(jié)構(gòu)   3 循環(huán)結(jié)構(gòu)  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標(biāo)題定義偽指令   4 子標(biāo)題定義偽指令  6.6 習(xí)題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調(diào)用和返回指令   1 調(diào)用指令   2 返回指令  7.3 子程序的參數(shù)傳遞   1 寄存器傳遞參數(shù)   2 存儲單元傳遞參數(shù)   3 堆棧傳遞參數(shù)  7.4 寄存器的保護與恢復(fù)  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結(jié)束操作   6 寄存器的保護和恢復(fù)   7 子程序的參數(shù)傳遞   8 子程序的原型說明   9 子程序的調(diào)用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應(yīng)用   4 庫文件的好處  7.7 習(xí)題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標(biāo)的中斷功能   6 目錄和文件的中斷功能   7 內(nèi)存管理的中斷功能   8 讀取和設(shè)置中斷向量  8.4 習(xí)題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數(shù)傳遞方式   4 宏的嵌套定義   5 宏與子程序的區(qū)別  9.2 宏參數(shù)的特殊運算符   1 連接運算符   2 字符串整體傳遞運算符   3 字符轉(zhuǎn)義運算符   4 計算表達式運算符  9.3 與宏有關(guān)的偽指令   1 局部標(biāo)號偽指令   2 取消宏定義偽指令   3 中止宏擴展偽指令  9.4 重復(fù)匯編偽指令   1 偽指令REPT   2 偽指令I(lǐng)RP   3 偽指令I(lǐng)RPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴充   1 宏定義形式   2 重復(fù)偽指令REPEAT   3 循環(huán)偽指令WHILE   4 循環(huán)偽指令FOR   5 循環(huán)偽指令FORC   6 轉(zhuǎn)移偽指令GOTO   7 宏擴充的舉例   8 系統(tǒng)定義的宏  9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計  10.1 字符串的處理程序  10.2 數(shù)據(jù)的分類統(tǒng)計程序  10.3 數(shù)據(jù)轉(zhuǎn)換程序  10.4 文件操作程序  10.5 動態(tài)數(shù)據(jù)的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應(yīng)用   1 程序段前綴的字段含義   2 程序段前綴的應(yīng)用  10.9 習(xí)題 第11章 數(shù)值運算協(xié)處理器  11.1 協(xié)處理器的數(shù)據(jù)格式   1 有符號整數(shù)   2 BCD碼數(shù)據(jù)   3 浮點數(shù)  11.2 協(xié)處理器的結(jié)構(gòu)  11.3 協(xié)處理器的指令系統(tǒng)   1 操作符的命名規(guī)則   2 數(shù)據(jù)傳送指令   3 數(shù)學(xué)運算指令   4 比較運算指令   5 超越函數(shù)運算指令   6 常數(shù)操作指令   7 協(xié)處理器控制指令  11.4 協(xié)處理器的編程舉例  11.5 習(xí)題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習(xí)題 附錄

    標(biāo)簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • 應(yīng)用VHDL基于FPGA設(shè)計FIR濾波器

    伴隨高速DSP技術(shù)的廣泛應(yīng)用,實時快速可靠地進行數(shù)字信號處理成為用戶追求的目標(biāo)。同時,由于可編程器件在速度和集成度方面的飛速提高,使得利用硬件實現(xiàn)數(shù)字信號實時快速可靠處理有了新的途徑。 FIR濾波器是數(shù)字信號處理中常用部件,它的最大優(yōu)點在于:設(shè)計任何幅頻特性時,可以具有嚴格的線性相位,這一點對數(shù)字信號的實時處理非常關(guān)鍵。 FPGA是常用的可編程器件,它所具有的查找表結(jié)構(gòu)非常適用于實現(xiàn)實時快速可靠的FIR濾波器,在加上VHDL語言靈活的描述方法以及與硬件無關(guān)的特點,使得使用VHDL語言基于FPGA芯片實現(xiàn)FIR濾波器成為研究的方向。 本文對基于FPGA的FIR數(shù)字濾波器實現(xiàn)進行了研究,并設(shè)計了一個16階的FIR低通濾波器。所做的主要工作為: 1.以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法作為濾波器的硬件實現(xiàn)算法,并對其進行了詳細的討論。針對分布式算法中查找表規(guī)模過大的缺點,采用多塊查找表的方式減小硬件規(guī)模。 2.在設(shè)計中采用了自頂向下的層次化、模塊化的設(shè)計思想,將整個濾波器劃分為多個模塊,利用VHDL語言的描述方法進行了各個功能模塊的設(shè)計,最終完成了FIR數(shù)字濾波器的系統(tǒng)設(shè)計。 3.采用FLEX10K系列器件實現(xiàn)一個16階的FIR低通濾波器的設(shè)計實例,用MAX+PLUSII軟件進行了仿真,并用MATLAB對仿真結(jié)果進行了分析,證明所設(shè)計的FIR數(shù)字濾波器功能正確。 仿真結(jié)果表明,本論文所設(shè)計的FIR濾波器硬件規(guī)模較小,采樣率達到了17.73MHz。同時只要將查找表進行相應(yīng)的改動,就能分別實現(xiàn)低通、高通、帶通FIR濾波器,體現(xiàn)了設(shè)計的靈活性。

    標(biāo)簽: VHDL FPGA FIR 濾波器

    上傳時間: 2013-04-24

    上傳用戶:zdluffy

  • 采用FPGA實現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級互連設(shè)計中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經(jīng)達到了物理極限,不能再提供可靠和經(jīng)濟的信號同步方法。基于串行I/O的設(shè)計帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計中,包括PC、消費電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計算機制造商協(xié)會(PICMG)開發(fā),其主要目的是定義一種開放的通信和計算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓撲、高信號密度、標(biāo)準(zhǔn)機械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計高速串行接口將為設(shè)計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預(yù)加重等。同時對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計工具,可在標(biāo)準(zhǔn)ATCA機框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 大電流互感器繞組屏蔽理論與應(yīng)用研究

    隨著現(xiàn)代電力系統(tǒng)向大容量、高電壓方向發(fā)展,廣泛用于大型發(fā)電機組測量和保護用的大電流互感器的研制就變得很緊迫。考慮到大電流互感器具有大電流、強電磁干擾和多相運行等特點,在設(shè)計大電流互感器時,必須采取有效的屏蔽措施,屏蔽來自鄰相的雜散磁通。傳統(tǒng)的屏蔽方案是采用金屬屏蔽罩,盡管有效,但設(shè)備笨重。本文中,作者對有外層屏蔽繞組的大電流互感器進行了各種研究。 大電流互感器采用繞組屏蔽方式后,如何優(yōu)化設(shè)計屏蔽繞組,使屏蔽繞組能夠充分有效地屏蔽雜散磁通對環(huán)形鐵心的影響呢?針對上述的問題,本文作者主要完成如下幾個方面的工作: 1、首先對國內(nèi)外大電流互感器的發(fā)展與研究現(xiàn)狀進行了敘述,并成功設(shè)計了15000/5A大電流互感器。 2、對精典的電磁場理論和場路耦合法的數(shù)學(xué)理論進行了深入的研究,建立了大電流互感器的三維場路耦合有限元分析的數(shù)學(xué)模型和仿真模型。應(yīng)用有限元軟件ANSYS建立三維有限元仿真模型和基于場路耦合原理的外部耦合電路。 3、理論分析了雜散磁通對電流互感器鐵心的影響;重點分析了繞組屏蔽雜散磁通理論;通過等值電流法,得到無論三相還是多相電流互感器條件下,中間相的電流互感器所受到的雜散磁通是最為嚴重的,為大電流互感器的有效保護提供了科學(xué)依據(jù)。 4、為了得到最優(yōu)化屏蔽繞組,對屏蔽繞組的匝數(shù)采用離散化替代連續(xù)性,再考慮屏蔽繞組在環(huán)形鐵心上的位置,共提出了多種優(yōu)化方案;根據(jù)三維場路耦合有限元分析模型,精確計算出屏蔽繞組中的電流、電流分布、環(huán)形鐵心中的磁感應(yīng)強度分布和外層繞組的局部最高溫升,通過比較多種計算結(jié)果,得到大電流互感器屏蔽繞組的最優(yōu)化方案。 5、最后建立了大電流互感器的等效磁勢法和降流回路法兩種試驗方案模型,通過比較試驗方案仿真計算結(jié)果和出廠試驗結(jié)果,證明了仿真計算結(jié)果是正確的,可靠的。 通過對屏蔽繞組進行優(yōu)化設(shè)計后,有效地削弱了雜散磁通,使得大電流互感器輕型化、小型化,節(jié)約了大量的銅材料,使得其運輸更加方便。

    標(biāo)簽: 大電流 互感器 繞組 應(yīng)用研究

    上傳時間: 2013-04-24

    上傳用戶:yolo_cc

  • 橫向磁通永磁同步電動機的三維磁場計算與結(jié)構(gòu)性能分析

    橫向磁通電機是近些年來出現(xiàn)的一種新型結(jié)構(gòu)的電機,由于其轉(zhuǎn)矩密度和功率密度大的優(yōu)點受到了廣泛的關(guān)注,但我國對該種電機的研究尚處于起步階段。 本課題是國家863計劃項目——“新型稀土永磁電機設(shè)計與集成技術(shù)(課題編號:2002AA324020)”中有關(guān)橫向磁通永磁同步電動機的部分。本課題的目標(biāo)就是要充分發(fā)揮橫向磁通電機功率密度和轉(zhuǎn)矩密度大的優(yōu)點,克服其功率因數(shù)低的缺點,對橫向磁通永磁同步電動機的磁場進行計算、分析,找出功率因數(shù)偏低的原因,并提出相應(yīng)的改進方法和建議。在此基礎(chǔ)上進行樣機的研制,對理論成果進行驗證,并力爭樣機在性能和工藝指標(biāo)上有所突破,部分指標(biāo)達到國際領(lǐng)先水平。 本文介紹了橫向磁通永磁電機的特點及運行原理,并按照不同的分類方式介紹了橫向磁通電機的各種結(jié)構(gòu)。三維磁場的有限元計算十分復(fù)雜、計算量大,因此傳統(tǒng)電機均采用簡化的二維磁場進行計算。但是橫向磁通電機由于結(jié)構(gòu)特殊,無法采用簡化的二維磁場的計算方法進行分析。因此本文利用ANSYS軟件建立了樣機模型,對樣機進行了三維電磁場分析。在電磁場計算的基礎(chǔ)上,進行了電機空載反電勢,空載漏磁系數(shù),電磁轉(zhuǎn)矩等相關(guān)參數(shù)的計算,討論了橫向磁通永磁同步電動機的結(jié)構(gòu)變化對參數(shù)的影響。本文特別針對橫向磁通永磁電機功率因數(shù)較低這一問題進行了分析,找出了功率因數(shù)偏低的原因,提出了相應(yīng)的改善方法和建議,對橫向磁通電機的理論研究和設(shè)計應(yīng)用分析方法進行了探討。本文利用電磁場計算的結(jié)果,完成了電機運行特性仿真,克服了采用傳統(tǒng)磁路等效的方法帶來的誤差。最后,通過與樣機測試結(jié)果的對照研究,驗證和完善分析方法,并為進一步獲得性能更加優(yōu)異的樣機奠定了基礎(chǔ)。

    標(biāo)簽: 磁通 永磁同步電動機 性能分析 磁場

    上傳時間: 2013-04-24

    上傳用戶:a296386173

  • 基于嵌入式Linuz系統(tǒng)下ARM收費系統(tǒng)百姓繳費通的設(shè)計

    隨著社會的不斷進步,人們的生活與銀行的關(guān)系越來越密切,在銀行辦理業(yè)務(wù)占去了人們很大一部分時間,據(jù)日常生活經(jīng)驗,在銀行辦理業(yè)務(wù)的人均排隊時間達到了兩個小時,這種等待大大的影響了人們的生活質(zhì)量。為了解決這個問題,本文設(shè)計了一種具有操作方便、價格低廉等特性的銀行繳費系統(tǒng),該系統(tǒng)以當(dāng)前強大的網(wǎng)絡(luò)系統(tǒng)為基礎(chǔ),能夠讓用戶足不出戶就可以向銀行繳納水、電、燃氣、電話等費用,極大的方便了人們的生活,具有廣泛的應(yīng)用前景。 本文首先介紹了銀行卡繳費系統(tǒng)的硬件設(shè)計方案,包括串口、JTAG、以太網(wǎng)、音頻、USB、LCD觸摸屏等接口電路的設(shè)計及各模塊之間的關(guān)聯(lián)關(guān)系;接著詳細介紹了基于單片機的磁卡讀卡器的軟、硬件工作原理,為其設(shè)計了基于串口的驅(qū)動程序;然后介紹了觸摸屏的工作原理,重點介紹了觸摸屏的校正算法。最后介紹了基于MiniGUI的繳費通系統(tǒng)軟件的設(shè)計,給出了系統(tǒng)的聯(lián)合調(diào)試結(jié)果。 本繳費系統(tǒng)使用ARM9內(nèi)核的2440處理器作為核心處理器,其主要外設(shè)有網(wǎng)卡、磁卡讀卡器和觸摸屏,其中網(wǎng)卡用于系統(tǒng)和網(wǎng)絡(luò)的連接,提供局域網(wǎng)、電話線、ADSL三種上網(wǎng)方式;讀卡器用于讀入用戶銀行卡信息;觸摸屏用于人機交互,包括用戶輸入密碼、繳費金額及向用戶顯示歷史繳費信息等功能。軟件部分底層采用嵌入式Linux操作系統(tǒng),使用MiniGUI集成開發(fā)環(huán)境,通過觸摸屏向用戶提供友好的人機交互界面。 文章最后針對本課題的研究內(nèi)容進行了總結(jié),指出不足并對未來發(fā)展進行展望。

    標(biāo)簽: Linuz ARM 嵌入式

    上傳時間: 2013-05-21

    上傳用戶:鳳臨西北

  • 一種簡單高效的MPEG-2 MP@HL視頻解碼器

    本文基于數(shù)據(jù)驅(qū)動原理提出并用 FPGA 實現(xiàn)了MPEG-2 MP@HL 的視頻解碼器。該解碼器中的各個模塊具有高內(nèi)聚,低耦合的特點。只要各個模塊符合數(shù)據(jù)驅(qū)動的工作方式,模塊就能自我正常工作。由

    標(biāo)簽: MPEG 視頻解碼器

    上傳時間: 2013-06-19

    上傳用戶:y562413679

  • 基于FPGA的星圖采集及預(yù)處理算法實現(xiàn)

    本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模的可編程邏輯器件實現(xiàn)CCD(Charge Coupled Device,電荷耦合器件)數(shù)字圖像的實時采集及預(yù)處理。基于對實時圖像處理系統(tǒng)的研究與設(shè)計,本文主要研究工作及成果如下: 1.本論文詳細的介紹了圖像采集卡的結(jié)構(gòu)和基本工作原理。同時,針對高分辨率的CCD攝像機,探討了有關(guān)點目標(biāo)與CCD像元一一對應(yīng)的圖像采集及其硬件和軟件設(shè)計方法。 2.本文分析了星圖中弱小目標(biāo)、噪聲以及背景的特點,給出了點目標(biāo)的場景圖像的數(shù)學(xué)模型及復(fù)雜背景下點目標(biāo)檢測的預(yù)處理方法。針對星圖灰度分布的特點,采用高斯低通濾波算法和高通濾波算法對星圖進行預(yù)處理,同時還對圖像掃描聚類算法進行了研究與分析。 3.數(shù)字信號處理器常常因為在復(fù)雜性、運算速度等方面的限制,難以實時的實現(xiàn)復(fù)雜的檢測算法。本文采用FPGA技術(shù),實現(xiàn)了復(fù)雜背景下弱點目標(biāo)的預(yù)處理算法,解決了計算、數(shù)據(jù)緩沖和存儲操作協(xié)調(diào)一致的問題,同時采用并行高密度加法器和流水線的工作方式,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大的提高,合理的解決了資源和速度之間的相互制約問題,并在實際中取得滿意的結(jié)果。

    標(biāo)簽: FPGA 采集 預(yù)處理算法

    上傳時間: 2013-07-03

    上傳用戶:wang5829

  • (2,1,9)軟判決Viterbi譯碼器的設(shè)計與FPGA實現(xiàn)

    卷積碼是無線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點,被認為是卷積碼的最佳譯碼算法。本文的主要內(nèi)容是在FPGA上實現(xiàn)約束長度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點討論了決定Viterbi算法復(fù)雜度和譯碼性能的關(guān)鍵因素,在此基礎(chǔ)上設(shè)計了采用“串-并”結(jié)合運算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測試通過。本文的主要工作如下: 1.對輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對歐氏距離的計算方法進行了簡化,以便于用硬件電路方式實現(xiàn)。 2.對ACS運算單元采用了“串-并”結(jié)合的運算方式,和全并行的設(shè)計相比,在滿足譯碼速度的同時,節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲器的組織方式,簡化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設(shè)計的復(fù)雜度。 4.本文中設(shè)計了一個仿真平臺,采用Modelsim仿真器對設(shè)計進行了功能仿真,結(jié)果完全正確。同時提出了一種在被測設(shè)計內(nèi)部插入監(jiān)視器的調(diào)試方法,巧妙地利用了Matlab算法仿真程序的輸出結(jié)果,提高了追蹤錯誤的效率。 5.該設(shè)計在Altera EP1C20 FPGA芯片上通過測試,最大運行時鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對譯碼器的綜合結(jié)果和Altera設(shè)計的Viterbi譯碼器IP核進行了性能比較,比較結(jié)果證明本文中設(shè)計的Viterbi譯碼器具有很高的工程實用價值。

    標(biāo)簽: Viterbi FPGA 軟判決 譯碼器

    上傳時間: 2013-07-23

    上傳用戶:葉山豪

主站蜘蛛池模板: 六盘水市| 密山市| 大邑县| 方城县| 大关县| 株洲县| 鲁山县| 日喀则市| 台中市| 成都市| 长宁县| 武强县| 吕梁市| 金堂县| 连云港市| 海南省| 司法| 松桃| 叶城县| 伊吾县| 玉环县| 昂仁县| 瑞丽市| 额济纳旗| 渭南市| 海伦市| 山东省| 融水| 广宗县| 庄河市| 宁化县| 铜陵市| 澜沧| 赤城县| 金乡县| 宕昌县| 隆尧县| 伊金霍洛旗| 大余县| 岱山县| 泾川县|