1.設計(論文)的主要任務及目標 (1) 研究SOPC理論如何應用于以太網終端設計; (2) 研究如何使用EDK軟件和IP核搭建整個設計硬件結構; (3) 在開發板上實現以太網終端設計,驗證整個結論。 2.設計(論文)的基本要求和內容 (1) 符合以太網設計的基本概念和原理; (2) 能準確運用EDK軟件在嵌入式系統設計中的優勢; (3) 選取合適的對象,并構造合理的以太網模型。 圖 Xilinx的SOPC設計流程
上傳時間: 2013-12-20
上傳用戶:qwer0574
一種基于SOPC的任意波形發生器的構建方法
上傳時間: 2013-10-14
上傳用戶:貓愛薛定諤
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
上傳時間: 2013-12-22
上傳用戶:forzalife
This application note provides a functional description of VHDL source code for a N x N DigitalCrosspoint Switch. The code is designed with eight inputs and eight outputs in order to targetthe 128-macrocell CoolRunner™-II CPLD device but can be easily expanded to target higherdensity devices. To obtain the VHDL source code described in this document, go to sectionVHDL Code, page 5 for instructions.
標簽: CoolRunner-II XAPP CPLD 380
上傳時間: 2013-10-26
上傳用戶:kiklkook
This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogical switch that can quickly and reliably select between different MPEG video sources. Thesource code for the design is available on the Xilinx website, and is linked from the “VHDLCode” section. The code can be expanded by the user to perform additional operations usingthe remaining CPLD resources
標簽: CoolRunner-II Xilinx XAPP CPLD
上傳時間: 2013-12-16
上傳用戶:qwer0574
東南大學綜合電子實踐Quartus ii課程設計報告 包含跑馬燈,數字鐘和交通燈設計
上傳時間: 2015-01-02
上傳用戶:超凡大師
論文以Altera公司的Cyclone II系列EP2CSQ208為核心芯片,構建基于FPGA的SOPC嵌入式硬件平臺,并以此平臺為基礎深入研究SOPC嵌入式系統的硬件設計和軟件開發方法,詳細測試和驗證系統存儲模塊和外圍模塊。同時以嵌入式處理器IP核NioslI為核心,設計出基于NioslI的視覺控制軟件。在應用中引入pc/os.II實時操作系統,介紹了實時操作系統I_tc/OS.II的相關概念和移植方法,設計了相關底層軟件及軌跡圖像識別算法,將具體應用程序劃分成多個任務,最終實現了視覺圖像的實時處理及小車的實時控制。 在本設計中,圖像采集部分利用SAA7111A視頻解碼芯片完成視頻信號的采集,利用FPGA完成復雜高速的邏輯控制及時序設計,將采集的數字視頻信號存儲在外擴存儲器SRAM中,以供后續圖像處理。 在構建NioslI CPU時,自定制了SRAM控制器、irda紅外接口、OC i2c接口、PWM接口和VGA顯示接口等相關外設組件,提供了必要的人機及控制接口,方便系統的控制及調試。
上傳時間: 2013-11-13
上傳用戶:chenhr
本文設計的基于SOPC的心電信號處理系統,對信號的采集和處理部分采用的軟硬件模塊化設計,提高了心電信號檢測的精度。利用了USB接口,可以方便地接入到計算機,提高了系統的穩定性和可靠性,達到了預期的技術指標,為設計新型的心電信號處理設備提供了理論基礎和依據。
上傳時間: 2013-10-29
上傳用戶:星仔
提出了一種基于核心處理單元為Altera NiosⅡ的SoPC的智能低應變反射波檢測系統。介紹了低應變反射波檢測法,探討了系統具體的軟硬件設計。系統的主要目的是使復雜電子系統可在單塊FPGA上實現,該系統在基樁完整性檢測中具有廣闊的應用前景,并能通過適當改進,應用于其他工程檢測中。
上傳時間: 2013-11-20
上傳用戶:二驅蚊器
There are many manufacturers of dot matrix LCD modules. However, most of these displaysare similar. They all have on-board controllers and drivers capable of displaying alpha numericsand a wide variety of other symbols (including Japanese "Katakana" characters). The internaloperation of LCD controller devices is determined by signals sent from a central processing unit(in this case, a CoolRunner-II CPLD).
標簽: CoolRunner-II XAPP 904 LCD
上傳時間: 2013-12-17
上傳用戶:haiya2000