介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數(shù)字視頻信號到800×600 的VGA 格式轉(zhuǎn)換的實(shí)現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機(jī)均由47 萬像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實(shí)時(shí)監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進(jìn)行實(shí)時(shí)顯示, 本文采用一種近似的雙線性插值方法對圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時(shí)隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強(qiáng), 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中發(fā)揮著越來越重要的作用。本課題的設(shè)計(jì)就是采用VHDL 描述, 基于FPGA 來實(shí)現(xiàn)的。
標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器
上傳時(shí)間: 2014-02-22
上傳用戶:a1054751988
摘要:本文簡要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設(shè)計(jì)使用流程,最終在采用65nm工藝級別的Xilinx Virtex-5 開發(fā)板ML505 上同時(shí)設(shè)計(jì)實(shí)現(xiàn)了支持TCP/IP 協(xié)議的10M/100M/1000M 的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng),并對涉及的關(guān)鍵技術(shù)進(jìn)行了說明。關(guān)鍵詞:FPGA;EDK;SOPC;嵌入式開發(fā);EMAC;MicroBlaze 本研究采用業(yè)界最新的Xilinx 65ns工藝級別的Virtex-5LXT FPGA 高級開發(fā)平臺(tái),滿足了對于建造具有更高性能、更高密度、更低功耗和更低成本的可編程片上系統(tǒng)的需求。Virtex-5以太網(wǎng)媒體接入控制器(EMAC)模塊提供了專用的以太網(wǎng)功能,它和10/100/1000Base-T外部物理層芯片或RocketIOGTP收發(fā)器、SelectIO技術(shù)相結(jié)合,能夠分別實(shí)現(xiàn)10M/100M/1000M的三態(tài)以太網(wǎng)和千兆光以太網(wǎng)的SOPC 系統(tǒng)。
標(biāo)簽: FPGA 千兆以太網(wǎng)
上傳時(shí)間: 2013-10-28
上傳用戶:DE2542
UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門指南
標(biāo)簽: Initiator LogiCORE 157 UG
上傳時(shí)間: 2013-10-13
上傳用戶:heheh
潮光科技整理應(yīng)用方案:安防——門禁控制器
上傳時(shí)間: 2013-12-23
上傳用戶:小寶愛考拉
論文以Altera公司的Cyclone II系列EP2CSQ208為核心芯片,構(gòu)建基于FPGA的SOPC嵌入式硬件平臺(tái),并以此平臺(tái)為基礎(chǔ)深入研究SOPC嵌入式系統(tǒng)的硬件設(shè)計(jì)和軟件開發(fā)方法,詳細(xì)測試和驗(yàn)證系統(tǒng)存儲(chǔ)模塊和外圍模塊。同時(shí)以嵌入式處理器IP核NioslI為核心,設(shè)計(jì)出基于NioslI的視覺控制軟件。在應(yīng)用中引入pc/os.II實(shí)時(shí)操作系統(tǒng),介紹了實(shí)時(shí)操作系統(tǒng)I_tc/OS.II的相關(guān)概念和移植方法,設(shè)計(jì)了相關(guān)底層軟件及軌跡圖像識(shí)別算法,將具體應(yīng)用程序劃分成多個(gè)任務(wù),最終實(shí)現(xiàn)了視覺圖像的實(shí)時(shí)處理及小車的實(shí)時(shí)控制。 在本設(shè)計(jì)中,圖像采集部分利用SAA7111A視頻解碼芯片完成視頻信號的采集,利用FPGA完成復(fù)雜高速的邏輯控制及時(shí)序設(shè)計(jì),將采集的數(shù)字視頻信號存儲(chǔ)在外擴(kuò)存儲(chǔ)器SRAM中,以供后續(xù)圖像處理。 在構(gòu)建NioslI CPU時(shí),自定制了SRAM控制器、irda紅外接口、OC i2c接口、PWM接口和VGA顯示接口等相關(guān)外設(shè)組件,提供了必要的人機(jī)及控制接口,方便系統(tǒng)的控制及調(diào)試。
標(biāo)簽: 嵌入式機(jī)器視覺 控制系統(tǒng)
上傳時(shí)間: 2013-11-13
上傳用戶:chenhr
防雷與接地
上傳時(shí)間: 2013-10-16
上傳用戶:uuuuuuu
CANWiFi-600/622是為電信級應(yīng)用而設(shè)計(jì)的工業(yè)級CAN轉(zhuǎn)WiFi接口卡/設(shè)配器,它內(nèi)部集成了一路/兩路CAN-bus 接口、一個(gè)以太網(wǎng)接口、一路無線WIFI接口以及TCP/IP 協(xié)議棧,符合 IEEE802.11b/g/n 標(biāo)準(zhǔn),具有傳輸速率高、接收靈敏度高和傳輸距離遠(yuǎn)等特點(diǎn),CANWIFI-600/622通過與 WiFi 基站設(shè)備(或無線寬帶路由器或無線AP)一起配合使用,設(shè)備可以在與其它擁有相同網(wǎng)絡(luò)ID的接入點(diǎn)間自由的漫游,通過無線WiFi把CAN網(wǎng)絡(luò)接入Wireless Ethernet。用戶利于它可以輕松完成CAN-bus 網(wǎng)絡(luò)和Wireless Ethernet的互連互通,進(jìn)一步拓展CAN-bus 網(wǎng)絡(luò)的范圍。
標(biāo)簽: CAN-bus wifi 0.9 網(wǎng)絡(luò)
上傳時(shí)間: 2015-01-02
上傳用戶:cooran
準(zhǔn)等精度多周期同步測頻法及實(shí)現(xiàn)
上傳時(shí)間: 2014-01-20
上傳用戶:talenthn
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有兩個(gè)文件對我們比較有用,假設(shè)生成了一個(gè) asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調(diào)用了 xilinx 行為模型庫的模塊,仿真時(shí)該文件也要加入工程。(在 ISE中點(diǎn)中該核,在對應(yīng)的 processes 窗口中運(yùn)行“ View Verilog Functional Model ”即可查看該 .v 文件)。如下圖所示。
上傳時(shí)間: 2013-11-02
上傳用戶:誰偷了我的麥兜
訪問TCP/IP協(xié)議棧的vxd例子
上傳時(shí)間: 2015-01-03
上傳用戶:chenjjer
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1