亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MIG

  • 具有PFC功能的小型逆變MIG焊機研究

    對小型逆變MIG焊機中出現的電流畸變問題進行了分析。為了抑制電網諧波電流和提高焊機的功率因數,提出了一種單相有源功率因數校正(APFC)方案,并介紹了其工作原理,通過調試和實驗驗證了所提方案的可行性。

    標簽: PFC MIG 逆變 焊機

    上傳時間: 2013-10-29

    上傳用戶:fdmpy

  • MIG生成的DDR2+SDRAM控制器

    MIG生成的DDR2相關的代碼

    標簽: SDRAM MIG DDR 控制器

    上傳時間: 2013-11-12

    上傳用戶:yanqie

  • MIG生成的DDR2+SDRAM控制器

    MIG生成的DDR2相關的代碼

    標簽: SDRAM MIG DDR 控制器

    上傳時間: 2013-10-12

    上傳用戶:z1191176801

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-12

    上傳用戶:han_zh

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-21

    上傳用戶:jjq719719

  • DDR3_FIFO代碼及設計文檔

    DDR3_FIFO代碼及設計文檔將DDR3封裝成fifo,使用MIG ip core進行DDR3的讀寫操作,外部看是一個fifo接口,內部使用ip core,有詳細的設計文檔和代碼能有查看。本代碼在VIVADO平臺上仿真并進行測試。

    標簽: ddr3 fifo

    上傳時間: 2022-06-09

    上傳用戶:

主站蜘蛛池模板: 肥乡县| 谢通门县| 霸州市| 鄢陵县| 闸北区| 乌苏市| 马尔康县| 平泉县| 唐河县| 永善县| 杭锦后旗| 莱州市| 迁安市| 区。| 靖宇县| 尉犁县| 惠安县| 垣曲县| 乳源| 乌审旗| 天水市| 桃源县| 峨眉山市| 滁州市| 东平县| 得荣县| 固镇县| 禄丰县| 兰州市| 独山县| 兴山县| 泗洪县| 蓝山县| 隆回县| 晴隆县| 米脂县| 固安县| 葵青区| 阿克苏市| 阿拉善左旗| 罗田县|