本設(shè)計(jì)通過采用分割電容陣列對DAC進(jìn)行優(yōu)化,在減小了D/A轉(zhuǎn)換開關(guān)消耗的能量、提高速度的基礎(chǔ)上,實(shí)現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進(jìn)行仿真,仿真結(jié)果表明,設(shè)計(jì)的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/D 轉(zhuǎn)換的要求,逐次逼近A/D轉(zhuǎn)換器可以正常工作。
上傳時間: 2013-11-21
上傳用戶:chukeey
設(shè)計(jì)了一種用于高速ADC中的高速高增益的全差分CMOS運(yùn)算放大器。主運(yùn)放采用帶開關(guān)電容共模反饋的折疊式共源共柵結(jié)構(gòu),利用增益提高和三支路電流基準(zhǔn)技術(shù)實(shí)現(xiàn)一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運(yùn)放。設(shè)計(jì)基于SMIC 0.25 μm CMOS工藝,在Cadence環(huán)境下對電路進(jìn)行Spectre仿真。仿真結(jié)果表明,在2.5 V單電源電壓下驅(qū)動2 pF負(fù)載時,運(yùn)放的直流增益可達(dá)到124 dB,單位增益帶寬720 MHz,轉(zhuǎn)換速率高達(dá)885 V/μs,達(dá)到0.1%的穩(wěn)定精度的建立時間只需4 ns,共模抑制比153 dB。
標(biāo)簽: CMOS 增益提高 運(yùn)算 放大器設(shè)計(jì)
上傳時間: 2014-12-23
上傳用戶:jiiszha
.MS Access Database方式 設(shè)計(jì)過程中的全部文件都存儲在單一的數(shù)據(jù)庫中,同原來的Protel99文件方式。即所有的原理圖、PCB文件、網(wǎng)絡(luò)表、材料清單等等都存在一個.ddb文件中,在資源管理器中只能看到唯一的.ddb文件。 2. Windows File System方式 在對話框底部指定的硬盤位置建立一個設(shè)計(jì)數(shù)據(jù)庫的文件夾,所有文件被自動保存的文件夾中。可以直接在資源管理器中對數(shù)據(jù)庫中的設(shè)計(jì)文件如原理圖、PCB等進(jìn)行復(fù)制、粘貼等操作。 注:這種設(shè)計(jì)數(shù)據(jù)庫的存儲類型,方便在硬盤對數(shù)據(jù)庫內(nèi)部的文件進(jìn)行操作,但不支持Design Team特性。 二、 方便的文件查找功能
上傳時間: 2013-10-13
上傳用戶:fujiura
設(shè)計(jì)了一種新型的機(jī)載過壓保護(hù)電路。該電路以芯片LT4356和APL502L為主要器件,簡單可靠,能夠滿足防80 V/50 ms浪涌電壓要求。介紹了該防浪涌電壓保護(hù)電路主要特點(diǎn)和參數(shù)設(shè)計(jì),并對該電路進(jìn)行了仿真分析。相應(yīng)實(shí)驗(yàn)結(jié)果表明,該電路是一種可靠有效的機(jī)載過壓保護(hù)電路。
標(biāo)簽: 機(jī)載 保護(hù) 防浪涌 電壓
上傳時間: 2013-10-10
上傳用戶:edward_0608
DETSC/0.4系列可控硅無功補(bǔ)償裝置是一種動態(tài)跟蹤補(bǔ)償?shù)男滦碗娮邮綗o觸點(diǎn)可控硅電容投切裝置,利用大功率晶閘管組成低壓雙向可控硅交流無觸點(diǎn)開關(guān),可實(shí)現(xiàn)對多級電容器組的快速過零投切。在TSC裝置電容器支路中串聯(lián)適當(dāng)?shù)碾姼校捎行Х乐怪C波放大、吸收部分諧波電流,起到諧波抑制的作用。同時該系列裝置采用三相獨(dú)立的控制技術(shù)有效解決了三相不平衡沖擊負(fù)荷補(bǔ)償?shù)募夹g(shù)難題 ,裝置響應(yīng)時間小于20 ms,實(shí)現(xiàn)功率因數(shù)補(bǔ)償至0.9以上的目的。是無功補(bǔ)償領(lǐng)域中的升級換代產(chǎn)品。主要適用于工礦企業(yè)、石油、汽車、造船、發(fā)電廠、變電站、鋼鐵、冶金、化工、建筑、通信醫(yī)院機(jī)場等負(fù)荷頻繁變化的場所。
標(biāo)簽: 可控硅 動態(tài) 無功補(bǔ)償 裝置
上傳時間: 2013-10-18
上傳用戶:love_stanford
基于輸入28.5 VDC,輸出總功率180 W的機(jī)載計(jì)算機(jī)電源的設(shè)計(jì),為滿足“GJB181飛機(jī)供電特性”中對飛機(jī)用電設(shè)備輸入28.5 VDC時過壓浪涌80 V/50ms的要求,采用檢測輸入電壓并控制MOSFET導(dǎo)通和關(guān)斷的方法,通過對該電路的理論數(shù)據(jù)分析及與實(shí)際測試數(shù)據(jù)做比較,模擬了80 V/50 ms過壓浪涌的試驗(yàn),并用示波器記錄了測試波形,得出該設(shè)計(jì)電路在輸入28.5 VDC時,可以完全滿足GJB181飛機(jī)供電特性過壓浪涌要求的結(jié)論。并通過擴(kuò)展應(yīng)用介紹了在其他輸入電壓類型時過壓浪涌保護(hù)電路的設(shè)計(jì)。
上傳時間: 2013-10-18
上傳用戶:cuibaigao
文中提出了一種應(yīng)用于印刷電路板的新穎二維電磁帶隙(MS-EBG)結(jié)構(gòu),其單位晶格由折線縫隙組合與正方形貼片橋接構(gòu)成,以抑制同步開關(guān)噪聲。結(jié)果表明,抑制深度為-30 dB時,與傳統(tǒng)L-bridged EBG結(jié)構(gòu)比較,新EBG結(jié)構(gòu)的阻帶寬度增加1.3 GHz,相對帶寬提高了約10%,能夠有效抑制0.6~5.9 GHz的同步開關(guān)噪聲。
標(biāo)簽: 同步開關(guān)噪聲 電磁 帶隙結(jié)構(gòu)
上傳時間: 2013-11-07
上傳用戶:qimingxing130
8051單片機(jī)指令集
上傳時間: 2013-11-17
上傳用戶:Thuan
實(shí)用單片機(jī)系統(tǒng)是基于MCU8051硬件平臺下開發(fā)的一款操作平臺,它不是一個操作系統(tǒng),而是一個操作平臺,主要借鑒了操作系統(tǒng)、手機(jī)的一些概念,比如消息機(jī)制、系統(tǒng)時鐘、軟件定時器、平臺等概念。 實(shí)用單片機(jī)系統(tǒng)的核心理念是:在一個標(biāo)準(zhǔn)化的硬件基礎(chǔ)上(如8051,avr,arm等)擴(kuò)展一個標(biāo)準(zhǔn)化的軟件平臺,把常規(guī)項(xiàng)目常用的一些功能如串口通訊、串口調(diào)試、系統(tǒng)定時器、軟件定時器、按鍵界面處理等通過消息機(jī)制組織起來,形成一個完整的系統(tǒng)。當(dāng)一個特定的項(xiàng)目需要增加或者刪除一項(xiàng)具體的功能時,只需要在平臺上增加或者去掉相應(yīng)的功能即可,這樣項(xiàng)目不需要每次重新構(gòu)思架構(gòu),也不需要從零開始,并且原有的系統(tǒng)通過各個項(xiàng)目沉淀后,更加穩(wěn)定可靠,這就是平臺的概念,它不是各個子函數(shù)的集合。 相對于現(xiàn)在的很多人把RTOS操作系統(tǒng)應(yīng)用于MCU來說,往往只為了實(shí)現(xiàn)任務(wù)的調(diào)度轉(zhuǎn)換而不考慮功能的實(shí)用、易用性,此外因其較高的資源占用性導(dǎo)致其不適合在MCU類低資源的嵌入式平臺應(yīng)用,MS系統(tǒng)相對于這些RTOS來說,首先還是保留了編程者的常規(guī)前后臺思維,但又加了一些RTOS的優(yōu)點(diǎn),如軟件定時器實(shí)現(xiàn)的時間片任務(wù)系統(tǒng),類似RTOS的任務(wù),其次為編程者實(shí)現(xiàn)了整個程序的框架和一些常用的函數(shù)及接口功能如按鍵、串口、時鐘等,讓編程者把精力放在跟項(xiàng)目相關(guān)的地方,甚至不需要關(guān)心所用MCU的寄存器配置,再次就是代碼非常簡單,容易學(xué)習(xí),尤其是建議大家采用SourceInsight查看程序,遠(yuǎn)比keil編輯器的功能強(qiáng),它是C語言下最好的編輯器。而MS3.21版本,建議大家直接在Keil的軟件仿真器下運(yùn)行學(xué)習(xí)。 MS資料可以從以下網(wǎng)址下載:http://www.study-bbs.com/thread-46471-1-1.html讀者有什么疑問也可以在這個版面提問,作者將盡力解釋。目前MS3.21版本增加了一個GUI操作框架,相比目前已有的GUI更加簡單易懂,利用一個函數(shù)指針代替了復(fù)雜的狀態(tài)機(jī),每一個界面由一個界面建立函數(shù)和一個執(zhí)行函數(shù)構(gòu)成即可。
上傳時間: 2013-10-29
上傳用戶:txfyddz
The MAX3243E device consists of three line drivers, five line receivers, and a dual charge-pump circuit with±15-kV ESD (HBM and IEC61000-4-2, Air-Gap Discharge) and ±8-kV ESD (IEC61000-4-2, Contact Discharge)protection on serial-port connection pins. The device meets the requirements of TIA/EIA-232-F and provides theelectrical interface between an asynchronous communication controller and the serial-port connector. Thiscombination of drivers and receivers matches that needed for the typical serial port used in an IBM PC/AT, orcompatible. The charge pump and four small external capacitors allow operation from a single 3-V to 5.5-Vsupply. In addition, the device includes an always-active noninverting output (ROUT2B), which allowsapplications using the ring indicator to transmit data while the device is powered down. The device operates atdata signaling rates up to 250 kbit/s and a maximum of 30-V/ms driver output slew rate.
標(biāo)簽: MULTICHANNEL 5.5 TO RS
上傳時間: 2013-10-19
上傳用戶:ddddddd
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1