一個MS提供的javascript對象函數(shù)
標(biāo)簽: javascript 對象 函數(shù)
上傳時間: 2014-01-06
上傳用戶:王慶才
MS-D245
標(biāo)簽: MS-D245
上傳時間: 2015-04-01
上傳用戶:chixl1
HC6800-MS 開發(fā)板原理圖 希望對大家有幫助
標(biāo)簽: HC6800-MS 開發(fā)板原理圖
上傳時間: 2016-03-11
上傳用戶:jackie_123
MS DOS5.0完整版鏡像文件
上傳時間: 2019-01-16
上傳用戶:xingxing168
在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進(jìn)行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實(shí)驗(yàn)中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復(fù)頻率等方便可調(diào)。為此,本論文基于FPGA設(shè)計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設(shè)計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實(shí)現(xiàn)方法,以及如何利用VHDL語言實(shí)現(xiàn)硬件電路軟件化設(shè)計的技巧與方法,給出了整個系統(tǒng)設(shè)計的原理與實(shí)現(xiàn)。討論了高精密電源的PWM技術(shù)原理及實(shí)現(xiàn),并由此設(shè)計了FPGA所需電源系統(tǒng)。給出了配置電路設(shè)計、數(shù)據(jù)通信及接口電路的實(shí)現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達(dá)到10ns,最大寬度可達(dá)到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調(diào),調(diào)節(jié)步長為5ns。
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
FEATURES Unique 1-Wire interface requires only one port pin for communication Multidrop capability simplifies distributed temperature sensing applications Requires no external components Can be powered from data line. Power supply range is 3.0V to 5.5V Zero standby power required Measures temperatures from -55°C to +125°C. Fahrenheit equivalent is -67°F to +257°F ±0.5°C accuracy from -10°C to +85°C Thermometer resolution is programmable from 9 to 12 bits Converts 12-bit temperature to digital word in 750 ms (max.) User-definable, nonvolatile temperature alarm settings Alarm search command identifies and addresses devices whose temperature is outside of programmed limits (temperature alarm condition) Applications include thermostatic controls, industrial systems, consumer products, thermometers, or any thermally sensitive system
上傳時間: 2013-08-04
上傳用戶:CHENKAI
空間多媒體通信過程中存在的不可預(yù)測的分組數(shù)據(jù)丟失、亂序,可變的鏈路傳輸及處理時延抖動以及收發(fā)端時鐘不同步與漂移等問題,這可能導(dǎo)致接收端在對音視頻數(shù)據(jù)進(jìn)行顯示播放時產(chǎn)生音視頻不同步現(xiàn)象。為了解決此問題,提出了一種改進(jìn)的基于時間戳的空間音視頻同步方法,該方法采用一種相對時間戳映射模型,結(jié)合接收端同步檢測和緩沖設(shè)計,能夠在無需全網(wǎng)時鐘和反饋通道的情況下,實(shí)現(xiàn)空間通信中的音視頻同步傳輸,并在接收端進(jìn)行同步播放顯示。對該方法進(jìn)行了仿真,結(jié)果表明了設(shè)計的可行性。同步前的均方根誤差SPD值平均在150 ms左右,最大能達(dá)到176.1 ms。文中方法能將SPD值控制在60 ms左右,不僅能實(shí)現(xiàn)音視頻同步傳輸,并且開銷很小,可應(yīng)用在空間多媒體通信中。
標(biāo)簽: 音視頻
上傳時間: 2013-11-21
上傳用戶:comer1123
本設(shè)計通過采用分割電容陣列對DAC進(jìn)行優(yōu)化,在減小了D/A轉(zhuǎn)換開關(guān)消耗的能量、提高速度的基礎(chǔ)上,實(shí)現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進(jìn)行仿真,仿真結(jié)果表明,設(shè)計的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/D 轉(zhuǎn)換的要求,逐次逼近A/D轉(zhuǎn)換器可以正常工作。
上傳時間: 2013-11-21
上傳用戶:chukeey
設(shè)計了一種用于高速ADC中的高速高增益的全差分CMOS運(yùn)算放大器。主運(yùn)放采用帶開關(guān)電容共模反饋的折疊式共源共柵結(jié)構(gòu),利用增益提高和三支路電流基準(zhǔn)技術(shù)實(shí)現(xiàn)一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運(yùn)放。設(shè)計基于SMIC 0.25 μm CMOS工藝,在Cadence環(huán)境下對電路進(jìn)行Spectre仿真。仿真結(jié)果表明,在2.5 V單電源電壓下驅(qū)動2 pF負(fù)載時,運(yùn)放的直流增益可達(dá)到124 dB,單位增益帶寬720 MHz,轉(zhuǎn)換速率高達(dá)885 V/μs,達(dá)到0.1%的穩(wěn)定精度的建立時間只需4 ns,共模抑制比153 dB。
標(biāo)簽: CMOS 增益提高 運(yùn)算 放大器設(shè)計
上傳時間: 2014-12-23
上傳用戶:jiiszha
.MS Access Database方式 設(shè)計過程中的全部文件都存儲在單一的數(shù)據(jù)庫中,同原來的Protel99文件方式。即所有的原理圖、PCB文件、網(wǎng)絡(luò)表、材料清單等等都存在一個.ddb文件中,在資源管理器中只能看到唯一的.ddb文件。 2. Windows File System方式 在對話框底部指定的硬盤位置建立一個設(shè)計數(shù)據(jù)庫的文件夾,所有文件被自動保存的文件夾中。可以直接在資源管理器中對數(shù)據(jù)庫中的設(shè)計文件如原理圖、PCB等進(jìn)行復(fù)制、粘貼等操作。 注:這種設(shè)計數(shù)據(jù)庫的存儲類型,方便在硬盤對數(shù)據(jù)庫內(nèi)部的文件進(jìn)行操作,但不支持Design Team特性。 二、 方便的文件查找功能
上傳時間: 2013-10-13
上傳用戶:fujiura
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1