This release supports Microsoft Windows NT 4.0, Windows 2000, Windows 95, Windows 98, Windows Me, Windows XP, Red Hat Linux 6.1, Red Hat Linux 7.2, Solaris 2.6, 2.7 (7.0), 8.0, HP-UX 10.20, and 11 (see important note below)." multice22.rar
上傳時(shí)間: 2013-05-29
上傳用戶(hù):hustfanenze
·摘要: 以IPC+DSP作為六自由度工業(yè)機(jī)器人的控制器,設(shè)計(jì)了一種基于可編程多軸控制器PMAC(Programmable Multi-Axies Controller)的開(kāi)放式機(jī)器人控制系統(tǒng).采用Visual C++編制控制程序,將機(jī)器人系統(tǒng)中管理、控制功能的實(shí)現(xiàn)分為若干個(gè)模塊,負(fù)責(zé)底層伺服驅(qū)動(dòng)的函數(shù)利用PMAC運(yùn)動(dòng)語(yǔ)言編寫(xiě),可直接調(diào)用.整個(gè)控制軟件能完成數(shù)據(jù)及運(yùn)動(dòng)狀態(tài)顯示、伺服驅(qū)動(dòng)、
標(biāo)簽: PMAC VC 機(jī)器人 控制軟件
上傳時(shí)間: 2013-05-25
上傳用戶(hù):qwe1234
·Multicarrier Communications: Lie-Liang Yang Wiley | ISBN: 0470722002 | 2009-03-03 ,696 pages Benefiting from both time-domain and frequency-domain signal processing techniques, multi
標(biāo)簽: nbsp Communications Multicarrier Wiley
上傳時(shí)間: 2013-04-24
上傳用戶(hù):prczsf
·詳細(xì)說(shuō)明:使用凌陽(yáng)單片機(jī)的多命令語(yǔ)音識(shí)別范例- The use insults the positive monolithic integrated circuit the multi- orders speech recognition model 文件列表: Recognise_SD ............\bsrSD.h ............\
標(biāo)簽: 凌陽(yáng)單片機(jī) 命令 語(yǔ)音識(shí)別 范例
上傳時(shí)間: 2013-04-24
上傳用戶(hù):moshushi0009
·詳細(xì)說(shuō)明:雙音多頻(DTMF)信號(hào)發(fā)生器的使用源程序,vc 編寫(xiě),與《雙音多頻(DTMF)接收器的使用源程序》聯(lián)合用- The double sound multi- frequencies (DTMF) the signal generating device use source program, the vc compilation, (DTMF) Receiver Use Source p
標(biāo)簽: DTMF 雙音多頻 信號(hào)發(fā)生器 源程序
上傳時(shí)間: 2013-07-23
上傳用戶(hù):tianjinfan
·詳細(xì)說(shuō)明:該代碼是雙速率的語(yǔ)音壓縮編碼(G.723.1)的matlab代碼。能在matlab6.5以上運(yùn)行-Dual-rate voice compressed encoding(G.723.1) based on MatLab platform. It works on MatLab 6.5 or later versions.
上傳時(shí)間: 2013-06-19
上傳用戶(hù):121212121212
·詳細(xì)說(shuō)明:雙音多頻的DTMF信號(hào)編碼程序,產(chǎn)生DTMF信號(hào)進(jìn)行編碼。- The double sound multi- frequencies DTMF signal coded program, produces the DTMF signal to carry on the code.
標(biāo)簽: DTMF 雙音多頻 信號(hào)編碼 信號(hào)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):yangzhiwei
With more and more multi-frequency clocks being used in today's chips, especially in the communications field, it is often necessary to switch the source of a clock line while the chip is running.
標(biāo)簽: 時(shí)鐘切換電路 英文
上傳時(shí)間: 2013-10-10
上傳用戶(hù):1214209695
使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析一)回顧源同步時(shí)序計(jì)算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說(shuō)的飛行時(shí)間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過(guò)仿真結(jié)果的后處理得來(lái)。請(qǐng)看下面圖示:圖一為實(shí)際電路,激勵(lì)源從輸出端,經(jīng)過(guò)互連到達(dá)接收端,傳輸延時(shí)如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對(duì)應(yīng)輸出端的測(cè)試負(fù)載電路,測(cè)試負(fù)載延時(shí)如圖示Rising,F(xiàn)alling。通過(guò)這兩組值就可以計(jì)算得到Etch Delay 的最大和最小值。
標(biāo)簽: PLL 時(shí)鐘 同步系統(tǒng) 時(shí)序分析
上傳時(shí)間: 2013-11-05
上傳用戶(hù):VRMMO
第二部分:DRAM 內(nèi)存模塊的設(shè)計(jì)技術(shù)..............................................................143第一章 SDR 和DDR 內(nèi)存的比較..........................................................................143第二章 內(nèi)存模塊的疊層設(shè)計(jì).............................................................................145第三章 內(nèi)存模塊的時(shí)序要求.............................................................................1493.1 無(wú)緩沖(Unbuffered)內(nèi)存模塊的時(shí)序分析.......................................1493.2 帶寄存器(Registered)的內(nèi)存模塊時(shí)序分析...................................154第四章 內(nèi)存模塊信號(hào)設(shè)計(jì).................................................................................1594.1 時(shí)鐘信號(hào)的設(shè)計(jì).......................................................................................1594.2 CS 及CKE 信號(hào)的設(shè)計(jì)..............................................................................1624.3 地址和控制線的設(shè)計(jì)...............................................................................1634.4 數(shù)據(jù)信號(hào)線的設(shè)計(jì)...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內(nèi)存模塊的功耗計(jì)算.............................................................................172第六章 實(shí)際設(shè)計(jì)案例分析.................................................................................178 目前比較流行的內(nèi)存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內(nèi)存采用阻抗受控制的串行連接技術(shù),在這里我們將不做進(jìn)一步探討,本文所總結(jié)的內(nèi)存設(shè)計(jì)技術(shù)就是針對(duì)SDRAM 而言(包括SDR 和DDR)?,F(xiàn)在我們來(lái)簡(jiǎn)單地比較一下SDR 和DDR,它們都被稱(chēng)為同步動(dòng)態(tài)內(nèi)存,其核心技術(shù)是一樣的。只是DDR 在某些功能上進(jìn)行了改進(jìn),所以DDR 有時(shí)也被稱(chēng)為SDRAM II。DDR 的全稱(chēng)是Double Data Rate,也就是雙倍的數(shù)據(jù)傳輸率,但是其時(shí)鐘頻率沒(méi)有增加,只是在時(shí)鐘的上升和下降沿都可以用來(lái)進(jìn)行數(shù)據(jù)的讀寫(xiě)操作。對(duì)于SDR 來(lái)說(shuō),市面上常見(jiàn)的模塊主要有PC100/PC133/PC166,而相應(yīng)的DDR內(nèi)存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。
標(biāo)簽: DRAM 內(nèi)存模塊 設(shè)計(jì)技術(shù)
上傳時(shí)間: 2014-01-13
上傳用戶(hù):euroford
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1