亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

OI-ma

  • cx lka mgewra oi arwefjasl arew awejfiwerasekjgfna

    cx lka mgewra oi arwefjasl arew awejfiwerasekjgfna

    標(biāo)簽: awejfiwerasekjgfna arwefjasl mgewra arew

    上傳時間: 2014-12-05

    上傳用戶:6546544

  • sdfgsfg skasdcika[sifk apockadkl ma oauo w w

    sdfgsfg skasdcika[sifk apockadkl ma oauo w w

    標(biāo)簽: apockadkl skasdcika sdfgsfg oauo

    上傳時間: 2017-09-23

    上傳用戶:zhengjian

  • @@ FANUC 0I-MA編程操作說明書 746頁 12.7M

    可編程邏輯器件相關(guān)專輯 96冊 1.77G@@ FANUC 0I-MA編程操作說明書 746頁 12.7M.PDF

    標(biāo)簽:

    上傳時間: 2014-05-05

    上傳用戶:時代將軍

  • 高效率7.6 V 700 mA隔離式LED驅(qū)動器.pdf

    高效率7.6 V, 700 mA隔離式LED驅(qū)動器.pdf設(shè)計特色精確的初級側(cè)恒壓/恒流控制器(CV/CC)省去了光耦器和所有次級側(cè)CV/CC控制電路無需電流檢測電阻,即可達(dá)到最高效率使用元件少、低成本的解決方案自動重啟動保護(hù)功能可在輸出短路或開環(huán)條件下可將輸出功率降低到95%以下遲滯熱關(guān)斷功能可防止電源損壞滿足CEC及能源之星2.0效率要求:

    標(biāo)簽: 隔離 led 驅(qū)動器

    上傳時間: 2021-12-09

    上傳用戶:

  • FPGA可配置端口電路的設(shè)計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • AD421中文資料 (數(shù)模轉(zhuǎn)換器)

    文中主要介紹了高性能數(shù)模轉(zhuǎn)換器AIM21的工作原理及其在智能變送器的設(shè)計中的應(yīng)用。設(shè)計方案利用低功耗的16住單片機(jī)MSP430作為核心控制器,選用低功耗的外圍擴(kuò)展元器件,設(shè)計了具有4 20 mA

    標(biāo)簽: 421 AD 數(shù)模轉(zhuǎn)換器

    上傳時間: 2013-06-09

    上傳用戶:時代將軍

  • Hy3100高效DC/DC升壓控制器

    Hy3100高效DC/DC升壓控制器特點• 低電壓工作:可保證以0.9 V (IOUT = 1 mA)啟動• 占空系數(shù)

    標(biāo)簽: 3100 DC Hy 升壓控制器

    上傳時間: 2013-04-24

    上傳用戶:hsj3927

  • 一種高精度電流檢測電路的設(shè)計

    針對常用電流模式的升壓轉(zhuǎn)換器結(jié)構(gòu),提出了一種高精度電流檢測電路。該電路在保證響應(yīng)速度的 前提下,通過增加電路環(huán)路增益,降低誤差源等方法,提高檢測電路的電流檢測精度。與其他結(jié)構(gòu)電路相 比,有結(jié)構(gòu)簡單,響應(yīng)速度快,電流檢測精度高的優(yōu)點?;贑hartered 的0.35μm 的3.3 V/13.5 V CMOS 工 藝,使用Spectre 仿真器,對該電路進(jìn)行了仿真與驗證。結(jié)果證明,在輸入電壓為2.5 V~5.5 V,電感電流為 100 mA~500 mA,工作頻率為1 MHz 的情況下,能夠正常穩(wěn)定工作,并且電流精度高達(dá)93%。

    標(biāo)簽: 高精度 電流檢測電路

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • 利用HMM的方法的三種語音識別算法

    ·文件列表:   HMM(3個)   ........\cdhmm(Matlab擴(kuò)展編程帶)   ........\.......................\baum.m   ........\.......................\getparam.m   ........\.......................\hmm.ma

    標(biāo)簽: HMM 語音識別 算法

    上傳時間: 2013-04-24

    上傳用戶:tyler

主站蜘蛛池模板: 自贡市| 中阳县| 竹山县| 花垣县| 长兴县| 双峰县| 固镇县| 大理市| 高青县| 临潭县| 光山县| 碌曲县| 图们市| 吉林省| 中西区| 微山县| 临桂县| 大埔区| 和静县| 肥城市| 延庆县| 海口市| 瑞金市| 仁寿县| 连州市| 信丰县| 五寨县| 江源县| 会宁县| 元阳县| 浑源县| 兴仁县| 长沙县| 桐乡市| 正定县| 许昌县| 绵竹市| 天柱县| 深水埗区| 临沂市| 甘南县|