亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Open-JTAG

  • Open Jtag小組的產(chǎn)品。有了它

    Open Jtag小組的產(chǎn)品。有了它,您將可以用簡(jiǎn)易并口JTAG小板在ADS中進(jìn)行調(diào)試!感謝twentyone的杰出工作!

    標(biāo)簽: Open Jtag

    上傳時(shí)間: 2015-05-15

    上傳用戶:懶龍1988

  • Open-JTAG ARM JTAG 測(cè)試原理 1 前言 本篇報(bào)告主要介紹ARM JTAG測(cè)試的基本原理。基本的內(nèi)容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN

    Open-JTAG ARM JTAG 測(cè)試原理 1 前言 本篇報(bào)告主要介紹ARM JTAG測(cè)試的基本原理。基本的內(nèi)容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介紹,在此基礎(chǔ)上,結(jié)合ARM7TDMI詳細(xì)介紹了的JTAG測(cè)試原理。 2 IEEE Standard 1149.1 - Test Access Port and Boundary-Scan Architecture 從IEEE的JTAG測(cè)試標(biāo)準(zhǔn)開(kāi)始,JTAG是JOINT TEST ACTION GROUP的簡(jiǎn)稱。IEEE 1149.1標(biāo)準(zhǔn)最初是由JTAG這個(gè)組織提出,最終由IEEE批準(zhǔn)並且標(biāo)準(zhǔn)化,所以,IEEE 1149.1這個(gè)標(biāo)準(zhǔn)一般也俗稱JTAG測(cè)試標(biāo)準(zhǔn)。 接下來(lái)介紹TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的基本架構(gòu)。

    標(biāo)簽: JTAG BOUNDARY-SCAN Open-JTAG ARM

    上傳時(shí)間: 2016-08-16

    上傳用戶:sssl

  • VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(43)

    VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(43)資源包含以下內(nèi)容:1. 單片機(jī)利用霍爾元件冊(cè)電機(jī)速度的c語(yǔ)言程序.2. ARM Image for uCOSII for lpc2131工程模板.3. 漢字庫(kù)的實(shí)現(xiàn) 一.獲取字庫(kù).exe 可以獲得漢字庫(kù)及英文字庫(kù) 二.查看字庫(kù).exe 可以查看漢字庫(kù)及英文字庫(kù)的點(diǎn)陣顯示效果 三.顯示程序.h 獲取字庫(kù)點(diǎn)陣及顯示的源代碼 四.其它資料 相關(guān)的字.4. 2410上的I/O控制數(shù)碼管的應(yīng)用程序.5. NORTi3 is a realtime multitasking operating system conforming to the micro-ITRON 3.0 specification..6. ADE7758三相電能芯片讀寫(xiě)源程序.7. AT91RM9200PQ208電路圖.8. 嵌入式系統(tǒng)驅(qū)動(dòng)開(kāi)發(fā).9. 嵌入式系統(tǒng)驅(qū)動(dòng)程序.10. 數(shù)控電流源61控制程序 包含zlg7289的61控制程序.11. Open Jtag小組的產(chǎn)品。有了它.12. flash讀寫(xiě)原代碼.13. 設(shè)計(jì)一個(gè)可容納四組參賽的數(shù)字式搶答器.14. ps2鍵盤的設(shè)計(jì).15. 簡(jiǎn)明扼要地介紹了uIP TCP/IP協(xié)議堆棧的eCOG1端口。文中還描述了一 個(gè)應(yīng)用于簡(jiǎn)單的web網(wǎng)頁(yè)服務(wù)器的實(shí)例。 開(kāi)放源uIP軟件包為在不犧牲互操作性或RFC標(biāo)準(zhǔn)的條件下.16. 5單片機(jī)1實(shí)用系統(tǒng).17. 此文檔為采用FPGA實(shí)現(xiàn)的以太網(wǎng)MAC層.18. 一個(gè)用新方法實(shí)現(xiàn)的堆管理器.19. Xinx ISE 官方源代碼盤第二章.20. Xilinx ISE 官方源代碼盤 2.21. Xilinx Ise 官方源代碼盤 第四章.22. Xilinx ISE 官方源代碼盤 第五章.23. Xilinx ISE官方源代碼盤 第六章.24. Epson 清零程序大全.25. Xilinx ISE 官方源代碼盤第七章 Part1.26. Xilinx ISE 官方源代碼盤第七章 Part 2.27. Xilinx ISE 官方源代碼盤第八章.28. Xilinx ISE 官方源代碼盤第九章.29. Xilinx ISE 官方源代碼盤第十章.30. 是HD61202液晶顯示漢字的完整程序代碼.31. keil c 編寫(xiě)的tea5767HL 的程序代碼.32. 這是關(guān)于vc5416dsk的文檔其中有其原理圖 為學(xué)vc54xdsp的好的參考資料.33. 這是關(guān)于PDIUSBD12usb接口開(kāi)發(fā)的資料.34. 此為tidsp(vc54x)對(duì)語(yǔ)音音頻采集壓縮編碼解碼設(shè)計(jì)原理圖及pcb圖,非常具有參考價(jià)值.35. 心電采集設(shè)計(jì),有源碼,很不錯(cuò),用MSP430做的,有用的可以下來(lái).36. 改進(jìn)版的紅外遙控器解碼程序 抗干擾能力非常強(qiáng) 至今未出現(xiàn)誤觸發(fā).37. I2C總線LINUX驅(qū)動(dòng)程序.38. CyPress的C8051F32X系列底層驅(qū)動(dòng)(C語(yǔ)言)及上位機(jī)demo(vc環(huán)境).39. 微機(jī)接口實(shí)驗(yàn)程序 。。 。。 。。 。。 。。 。。 。。.40. 前有人傳的imagewrite中少了文件ecc.c,根本不能編譯成功,見(jiàn)圖err,現(xiàn)把完整文件改名了上傳.

    標(biāo)簽: 齒輪 幾何

    上傳時(shí)間: 2013-06-12

    上傳用戶:eeworm

  • jtag調(diào)試原理。由Open-JTAG小組撰寫(xiě)

    jtag調(diào)試原理。由Open-JTAG小組撰寫(xiě),對(duì)了解JTAG原理很有幫助。

    標(biāo)簽: jtag Open JTAG 調(diào)試

    上傳時(shí)間: 2013-11-29

    上傳用戶:1159797854

  • H-JTAG-V0.6.1.zip

    The driver of H-JTAG is open and free for ARM debug

    標(biāo)簽: H-JTAG-V zip

    上傳時(shí)間: 2013-05-18

    上傳用戶:ynsnjs

  • 基于JTAG和FPGA的嵌入式SOC驗(yàn)證系統(tǒng)研究與設(shè)計(jì).rar

    隨著半導(dǎo)體制造技術(shù)不斷的進(jìn)步,SOC(System On a Chip)是未來(lái)IC產(chǎn)業(yè)技術(shù)研究關(guān)注的重點(diǎn)。由于SOC設(shè)計(jì)的日趨復(fù)雜化,芯片的面積增大,芯片功能復(fù)雜程度增大,其設(shè)計(jì)驗(yàn)證工作也愈加繁瑣。復(fù)雜ASIC設(shè)計(jì)功能驗(yàn)證已經(jīng)成為整個(gè)設(shè)計(jì)中最大的瓶頸。 使用FPGA系統(tǒng)對(duì)ASIC設(shè)計(jì)進(jìn)行功能驗(yàn)證,就是利用FPGA器件實(shí)現(xiàn)用戶待驗(yàn)證的IC設(shè)計(jì)。利用測(cè)試向量或通過(guò)真實(shí)目標(biāo)系統(tǒng)產(chǎn)生激勵(lì),驗(yàn)證和測(cè)試芯片的邏輯功能。通過(guò)使用FPGA系統(tǒng),可在ASIC設(shè)計(jì)的早期,驗(yàn)證芯片設(shè)計(jì)功能,支持硬件、軟件及整個(gè)系統(tǒng)的并行開(kāi)發(fā),并能檢查硬件和軟件兼容性,同時(shí)還可在目標(biāo)系統(tǒng)中同時(shí)測(cè)試系統(tǒng)中運(yùn)行的實(shí)際軟件。FPGA仿真的突出優(yōu)點(diǎn)是速度快,能夠?qū)崟r(shí)仿真用戶設(shè)計(jì)所需的對(duì)各種輸入激勵(lì)。由于一些SOC驗(yàn)證需要處理大量實(shí)時(shí)數(shù)據(jù),而FPGA作為硬件系統(tǒng),突出優(yōu)點(diǎn)是速度快,實(shí)時(shí)性好。可以將SOC軟件調(diào)試系統(tǒng)的開(kāi)發(fā)和ASIC的開(kāi)發(fā)同時(shí)進(jìn)行。 此設(shè)計(jì)以ALTERA公司的FPGA為主體來(lái)構(gòu)建驗(yàn)證系統(tǒng)硬件平臺(tái),在FPGA中通過(guò)加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來(lái)構(gòu)建與PC的調(diào)試驗(yàn)證數(shù)據(jù)鏈路,并采用定制的JTAG邏輯產(chǎn)生測(cè)試向量,通過(guò)JTAG控制SOC目標(biāo)系統(tǒng),達(dá)到對(duì)SOC內(nèi)部和其他IP(IntellectualProperty)的在線測(cè)試與驗(yàn)證。同時(shí),該驗(yàn)證平臺(tái)還可以支持SOC目標(biāo)系統(tǒng)后續(xù)軟件的開(kāi)發(fā)和調(diào)試。 本文介紹了芯片驗(yàn)證系統(tǒng),包括系統(tǒng)的性能、組成、功能以及系統(tǒng)的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗(yàn)證系統(tǒng)的硬件平臺(tái),提出了驗(yàn)證系統(tǒng)的總體設(shè)計(jì)方案,重點(diǎn)對(duì)驗(yàn)證系統(tǒng)的數(shù)據(jù)鏈路的實(shí)現(xiàn)進(jìn)行了闡述;詳細(xì)研究了嵌入式軟核處理器NIOS II系統(tǒng),并將定制的JTAG邏輯與處理器NIOS II相結(jié)合,構(gòu)建出調(diào)試與驗(yàn)證數(shù)據(jù)鏈路;根據(jù)芯片驗(yàn)證的要求,設(shè)計(jì)出軟核處理器NIOS II系統(tǒng)與PC建立數(shù)據(jù)鏈路的軟件系統(tǒng),并完成芯片在線測(cè)試與驗(yàn)證。 本課題的整體任務(wù)主要是利用FPGA和定制的JTAG掃描鏈技術(shù),完成對(duì)國(guó)產(chǎn)某型DSP芯片的驗(yàn)證與測(cè)試,研究如何構(gòu)建一種通用的SOC芯片驗(yàn)證平臺(tái),解決SOC驗(yàn)證系統(tǒng)的可重用性和驗(yàn)證數(shù)據(jù)發(fā)送、傳輸、采集的實(shí)時(shí)性、準(zhǔn)確性、可測(cè)性問(wèn)題。本文在SOC驗(yàn)證系統(tǒng)在芯片驗(yàn)證與測(cè)試應(yīng)用研究領(lǐng)域,有較高的理論和實(shí)踐研究?jī)r(jià)值。

    標(biāo)簽: JTAG FPGA SOC

    上傳時(shí)間: 2013-05-25

    上傳用戶:ccsp11

  • JTAG.rar

    詳細(xì)介紹了JTAG的工作原理,尤其對(duì)在ARM嵌入式系統(tǒng)開(kāi)發(fā)的方法進(jìn)行了詳細(xì)介紹。

    標(biāo)簽: JTAG

    上傳時(shí)間: 2013-04-24

    上傳用戶:ryb

  • JTAG邊界掃描在FPGA中的應(yīng)用及電路設(shè)計(jì)

    邊界掃描技術(shù)是一種應(yīng)用于數(shù)字集成電路器件的標(biāo)準(zhǔn)化可測(cè)試性設(shè)計(jì)方法,它提供了對(duì)電路板上元件的功能、互連及相互間影響進(jìn)行測(cè)試的一種新方案,極大地方便了系統(tǒng)電路的測(cè)試。本文基于IEEE 1149.1標(biāo)準(zhǔn)剖析了JTAG邊界掃描測(cè)試的精髓,分析了其組成,功能與時(shí)序控制等關(guān)鍵技術(shù)。 應(yīng)用在FPGA芯片中的邊界掃描電路側(cè)重于電路板級(jí)測(cè)試,兼顧芯片功能測(cè)試,同時(shí)提供JTAG下載方式。針對(duì)在FPGA芯片中的應(yīng)用特點(diǎn),設(shè)計(jì)了一種邊界掃描電路,應(yīng)用于自行設(shè)計(jì)的FPGA結(jié)構(gòu)之中。除了基本的測(cè)試功能外,加入了對(duì)FPGA芯片進(jìn)行配置、回讀以及用戶自定義測(cè)試等功能。 通過(guò)仿真驗(yàn)證,所設(shè)計(jì)的邊界掃描電路可實(shí)現(xiàn)FPGA芯片的測(cè)試、配置和回讀等功能,并符合IEEE 11491.1邊界掃描標(biāo)準(zhǔn)的規(guī)定,達(dá)到設(shè)計(jì)要求。

    標(biāo)簽: JTAG FPGA 邊界掃描 中的應(yīng)用

    上傳時(shí)間: 2013-04-24

    上傳用戶:372825274

  • 基于JTAG口的ARM編程器研究與開(kāi)發(fā)

    ARM微處理器的應(yīng)用已經(jīng)遍及工業(yè)控制、消費(fèi)類電子產(chǎn)品、通信系統(tǒng)、網(wǎng)絡(luò)系統(tǒng)、無(wú)線系統(tǒng)等各類產(chǎn)品市場(chǎng),占領(lǐng)了32位RISC微處理器75%以上的市場(chǎng)份額。 本文設(shè)計(jì)的基于JTAG接口的ARM編程器,以ARM微處理器作為CPU,利用其JTAG接口對(duì)Flash在線編程的技術(shù),給以ARM為內(nèi)核的應(yīng)用板(數(shù)控系統(tǒng)硬件平臺(tái))進(jìn)行快速軟件升級(jí)。在分析相關(guān)技術(shù)的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計(jì)方案,設(shè)計(jì)了系統(tǒng)的硬件和軟件。 首先詳細(xì)分析了JTAG技術(shù)、USB技術(shù)和Modem通信原理。編程器以USB口和RS-232口作為通信接口,以JTAG接口作為調(diào)試接口和編程接口。 其次,在分析編程器需求的基礎(chǔ)上,給出了系統(tǒng)的總體設(shè)計(jì)方案,選擇了主要的部件。系統(tǒng)硬件的核心部件采用了Philips LPC2144ARM芯片,擴(kuò)展了JTAG接口、USB接口、Modem接口,同時(shí)又構(gòu)造出了一個(gè)JTAG接口。該芯片具有SPI總線,采用與SPI兼容的外部Flash作為存儲(chǔ)器。編程器軟件在ADS集成開(kāi)發(fā)環(huán)境下開(kāi)發(fā)調(diào)試。 最后,對(duì)編程器技術(shù)實(shí)現(xiàn)上的不足作了分析和編程器設(shè)計(jì)的不完善之處作了總結(jié),并對(duì)編程器的發(fā)展趨勢(shì)作了探討和展望。

    標(biāo)簽: JTAG ARM 編程器

    上傳時(shí)間: 2013-06-16

    上傳用戶:mylinden

  • H-JTAG.rar

    H-JTAG USB仿真器是一款高速USB接口仿真器。仿真器采用USB接口供電,無(wú)需外接電源。支持10K~15MHZ的JTAG時(shí)鐘,,可提供最高可達(dá)750 KB/S的下載速度與最高可達(dá)550 KB/S讀取速度。與H-JTAG/H-FLASHER配合使用,可以實(shí)現(xiàn)高速調(diào)試與下載。該仿真器靈活,高效,穩(wěn)定性好,能夠全面滿足用戶的需求

    標(biāo)簽: H-JTAG

    上傳時(shí)間: 2013-04-24

    上傳用戶:q123321

主站蜘蛛池模板: 任丘市| 民丰县| 昂仁县| 靖江市| 磐安县| 全州县| 临沂市| 张家界市| 常熟市| 永登县| 玛沁县| 吉隆县| 胶州市| 萨嘎县| 奉贤区| 潜山县| 华容县| 达州市| 阿荣旗| 仁怀市| 山阳县| 磴口县| 库尔勒市| 北票市| 彭山县| 平果县| 元谋县| 衡山县| 荣昌县| 英山县| 浮梁县| 都安| 奎屯市| 交口县| 旺苍县| 阜新| 沧州市| 明光市| 邢台市| 福泉市| 达尔|