亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Pll-MB

  • Kinetis K系列 MCU:全新的性能、功率和封裝選擇

    基于 ARM® Cortex™-M4內核的Kinetis 系列產品在K10到K50 MCU系列的基礎上又添加了功耗更低、成本更優的新成員。這些MCU不僅提供32 KB到1 MB閃存、精準的模擬信號及出色的連接和HMI特性,還提供了一系列的小封裝。本會議將簡要介紹這些MCU的特性、產品計劃及配套支持。

    標簽: Kinetis MCU 性能 功率

    上傳時間: 2013-10-17

    上傳用戶:ccclll

  • 最詳細的NIOSII教程

      核心板配置    核心板配置癿FPGA芯片是Cyclone II系列癿EP2C8Q208C,具有8256個LEs,36個M4K RAM blocks (4Kbits plus 512 parity bits),同時具有165,888bit癿RAM,支持18個Embedded multipliers和2個PLL,資源配備十分豐富。實驗證明,返款芯片在嵌入NIOS II軟核將黑釐開収板癿所有外謳全部跑起來,僅占全部資源癿70-80% ;    核心板同時配備了64Mbit癿SDRAM,對亍運行NIOS軟核提供了有力癿保障,返款芯片為時鐘頻率有143MHz,實驗證明,NIOS II軟核主頻可以平穩運行120MHz,速度迓是相當忚癿;    16Mbit癿配置芯片也為返款核心板增色丌少,丌僅可以存儲配置信息,同時迓可以實現NIOS II軟件程序存儲,你編寫癿程序再大也沒有后頊乀憂了。    20M癿有源晶振也是必丌可少癿,他是整個系統癿時鐘源泉;4個LED對亍調試來說更是提供了徑多方便;復位按鍵,重新配置按鍵,配置指示燈一個也丌能少;同時支持AS模式和JTAG模式;    除此以外,核心板一個更大的特點是它可以獨立亍底板單獨運行,為此配備了5V癿電源接口,高質量癿紅色開關,為了安全迓加入了自恢復保險絲。當然擴展口是丌能少癿,除了SDRAM占用癿38個IO口外,其他100個IO全部擴展出來,為大家可以迕行自我擴展實驗做好了充分癿準備。   四、 下擴展板配置   為了讓FPGA収揮它癿強大功能,黑釐開収板為其謳計一款資源豐富癿下擴展板(乀所以叨下擴展板,是因為我們后續迓會有上擴展板)。下面我們就來簡單介終一下下擴展板癿資源配置。    支持網絡功能,配置ENC28J60網口芯片。ENC28J60是Microchip Technology(美國微芯科技公司)推出癿28引腳獨立以太網控刢器。目前市場上大部分以太網控刢器癿封裝均赸過80引腳,而符吅IEEE 802.3協議癿ENC28J60叧有28引腳,既能提供相應癿功能,又可以大大簡化相關謳計,減小空間;    支持USB功能,配置CH376芯片。CH376 支持USB 謳備方式和USB 主機方式,幵丏內置了USB 途訊協議癿基本固件,內置了處理Mass-Storage海量存儲謳備癿與用途訊協議癿固件,內置了SD 卡癿途訊接口固件,內置了FAT16和FAT32 以及FAT12 文件系統癿管理固件,支持常用癿USB 存儲謳備(包括U 盤/USB 硬盤/USB 閃存盤/USB 讀卡器)和SD 卡(包括標準容量SD 卡和高容量HC-SD 卡以及協議兼容癿MMC 卡和TF 卡);    支持板載128*64的點陣LCD。ST7565P控刢芯片,內置DC/DC電路,途過軟件調節對比度。該芯片支持,幵口和串口丟種方式;

    標簽: NIOSII 教程

    上傳時間: 2013-11-23

    上傳用戶:ouyangtongze

  • Blackfin嵌入式對稱性多處理器的初步技術數據手冊

    概要2 個對稱的600MHz 高性能Blackfin 內核328K Bytes 片內存儲器每個 Blackfin 內核包括:2 個16 位MAC,2 個40 位ALU,4 個8 位視頻ALU,以及1 個40 位移位器RISC 式寄存器和指令模型,編程簡單,編譯環境友好先進的調試、跟蹤和性能監視內核電壓 0.8V-1.2V,片內調壓器可調兼容 3.3V 及2.5V I/O256 引腳Mini-BGA 和297 引腳PBGA 兩種封裝外設兩個并行輸入/輸出外圍接口單元,支持ITU-R 656 視頻數據格式,可與ADI 的模擬前端ADC 無縫連接2 個雙通道全雙工同步串行接口,支持8 個立體聲I2S 通道2 個16 通道DMA 控制器和1 個內部存儲器DMA 控制器SPI 兼容端口12 個通用32-bit 定時/計數器,支持PWMSPI 兼容端口支持 IrDA 的UART2 個“看門狗”定時器48 個可編程標志引腳1x-63x 倍頻的片內PLL

    標簽: Blackfin 嵌入式 對稱性 多處理器

    上傳時間: 2013-11-06

    上傳用戶:YUANQINHUI

  • Heart-RateFitness Monitors Go Wireless

    Abstract: This article explains the recent trend in heart-rate and fitness monitors to go wireless toeliminate cables to allow free movement, and allow convenient data collection without the need to plug intheir devices. It details a typical wireless system, using the MAX1472 crystal-referenced phase-lockedloop (PLL) VHF/UHF transmitter.

    標簽: Heart-RateFitness Monitors Wireless Go

    上傳時間: 2013-11-11

    上傳用戶:xiaowei314

  • HSD-58TX01 200MW無線影音發射模塊使用說明書

    HSD-58TX01無線音視頻模塊概述 HSD-58TX01是工作在5645-5945MHZ ISM視段內的FM音視頻發射模塊.模塊采用單芯片設計,該芯片集成了VCO\PLL\寬帶FM視頻調制,FM伴音調制,使模塊積小功耗低:模塊采取貼片封裝形式,占用非常小的整機空間.

    標簽: HSD 200 58 01

    上傳時間: 2013-11-20

    上傳用戶:shengyj12345

  • 基于Virtex5的PCI接口電路

    PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG聯合成立的Arapahoe Work Group共同草擬并推舉成取代PCI總線標準的下一代標準。PCI Express利用串行的連接特點能輕松將數據傳輸速度提到一個很高的頻率,達到遠遠超出PCI總線的傳輸速率。一個PCI Express連接可以被配置成x1,x2,x4,x8,x12,x16和x32的數據帶寬。x1的通道能實現單向312.5 MB/s(2.5 Gb/s)的傳輸速率。Xilinx公司的Virtex5系列FPGA芯片內嵌PCI-ExpressEndpoint Block硬核,為實現單片可配置PCI-Express總線解決方案提供了可能。  本文在研究PCI-Express接口協議和PCI-Express Endpoint Block硬核的基礎上,使用Virtex5LXT50 FPGA芯片設計PCI Express接口硬件電路,實現PCI-Express數據傳輸

    標簽: Virtex5 PCI 接口電路

    上傳時間: 2013-12-27

    上傳用戶:wtrl

  • 基于MATLAB的PLL仿真程序

    二階鎖相環的仿真

    標簽: MATLAB PLL 仿真程序

    上傳時間: 2013-12-19

    上傳用戶:zsjinju

  • 機架式8路OTDR MB—V1.0器件焊接清單

    清單

    標簽: OTDR 1.0 8路 器件

    上傳時間: 2013-11-08

    上傳用戶:AISINI005

  • EasyFPGA060 用戶手冊

    EasyFPGA060是廣州致遠電子有限公司為FPGA初學者“量身定做”的一款真正用得起、高性能的FPGA開發套件,它在EasyFPGA030開發平臺的基礎上進行了改進,除了保留原產品的精巧,適用的風格外,對其資源進行了擴充,由原來的A3P030修改為A3P060,不僅資源翻了一番,還將擁有18Kbit RAM,1個PLL,AES加密等功能;由原來并口的下載接口升級為USB的下載接口,方便筆記本以及沒有并口的臺式機用戶使用。

    標簽: EasyFPGA 060 用戶手冊

    上傳時間: 2013-11-08

    上傳用戶:哈哈haha

  • 基于FPGA的多通道HDLC通信系統設計與實現

    為了滿足某測控平臺的設計要求,設計并實現了基于FPGA的六通道HDLC并行通信系統。該系統以FPGA為核心,包括FPGA、DSP、485轉換接口等部分。給出了系統的電路設計、關鍵模塊及軟件流程圖。測試結果表明,系統通訊速度為1 Mb/s,并且工作穩定,目前該設計已經成功應用于某樣機中。

    標簽: FPGA HDLC 多通道 通信

    上傳時間: 2013-10-12

    上傳用戶:as275944189

主站蜘蛛池模板: 丰原市| 沙田区| 仙居县| 贵德县| 民乐县| 阳原县| 洪湖市| 灵璧县| 两当县| 藁城市| 垦利县| 五莲县| 信宜市| 江津市| 灵山县| 张家港市| 兰考县| 军事| 卢湾区| 察雅县| 潜江市| 卢龙县| 乾安县| 安乡县| 娱乐| 滕州市| 贵溪市| 上蔡县| 高要市| 全州县| 荔浦县| 临西县| 临城县| 获嘉县| 雷州市| 青阳县| 高淳县| 花垣县| 南开区| 苏尼特左旗| 杭州市|