亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

S-V

  • 用一片CPLD實現數字鎖相環,用VHDL或V語言.rar

    用一片CPLD實現數字鎖相環,用VHDL或V語言

    標簽: CPLD VHDL 數字鎖相環

    上傳時間: 2013-05-27

    上傳用戶:hewenzhi

  • 基于LPC21XX下的 keil Startup.s分析

    對基于LPC21XX下的keil Startup.s分析,有詳細的注解。

    標簽: Startup keil LPC 21

    上傳時間: 2013-04-24

    上傳用戶:zhuimenghuadie

  • s附錄

    s附錄

    標簽:

    上傳時間: 2013-07-08

    上傳用戶:Shaikh

  • 基于PXA270-S linux的FPGA實現

    基于PXA270-S linux的FPGA實現。\r\n向LED_CONTROL寫入n即得到n*0.1S的延時,LED閃爍的快慢程度發生變化。

    標簽: linux FPGA PXA 270

    上傳時間: 2013-08-22

    上傳用戶:tb_6877751

  • protel s help on line

    protel s help on line

    標簽: protel help line on

    上傳時間: 2013-09-18

    上傳用戶:iswlkje

  • 基于T-S模糊故障樹的系統故障診斷研究

    針對傳統的故障樹分析法在故障診斷中存在的缺點和不足,文中將模糊理論運用到故障診斷中,提出基于T-S的模糊故障樹的故障診斷法。介紹了T-S模糊模型及算法,建立了診斷系統的故障庫和推理機。使設備操作和維修人員可及時發現故障,降低系統故障率,提高了保障的能力。

    標簽: T-S 模糊 故障診斷

    上傳時間: 2013-10-20

    上傳用戶:heheh

  • 形態梯度小波降噪與S變換的齒輪故障特征抽取算法

    針對齒輪故障特征信號具有強噪聲背景、非線性、非平穩性特點,提出采用形態梯度小波對齒輪振動信號進行降噪。首先使用形態梯度小波把齒輪振動信號分解到多個尺度上,然后對各層的細節系數進行軟閾值方法降噪處理,對經過處理后的小波系數進行重構。對降噪后的齒輪振動信號采用S變換多分辨率時頻分析,能夠從具有良好的時頻分辨率的S變換譜圖提取齒輪故障特征。通過仿真試驗和故障軸承的信號分析證明,該方法具有短時傅里葉變換和小波變換的優點,不存在Wigner-Ville分布的交叉干擾和負頻率,能有效地提取隱含在噪聲中的齒輪故障特征,適合齒輪故障的在線監測和診斷。

    標簽: 梯度 小波降噪 S變換 齒輪故障

    上傳時間: 2013-11-01

    上傳用戶:AISINI005

  • 帶有增益提高技術的高速CMOS運算放大器設計

    設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。

    標簽: CMOS 增益提高 運算 放大器設計

    上傳時間: 2014-12-23

    上傳用戶:jiiszha

  • 基于小信號S參數的功率放大器設計

    首先把功率管的小信號S參數制成S2P文件,然后將其導入ADS軟件中,在ADS中搭建功率管的輸入輸出端口匹配電路,按照最大增益目標對整個電路進行優化,最后完成電路的設計。

    標簽: 小信號 S參數 功率 放大器設計

    上傳時間: 2013-10-21

    上傳用戶:zhangfx728

  • PCB設計問題集錦

    PCB設計問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當板子布得很密時,情況更加嚴重。當我用Verify Design進行檢查時,會產生錯誤,但這種錯誤可以忽略。往往這種錯誤很多,有幾百個,將其他更重要的錯誤淹沒了,如何使Verify Design會略掉這種錯誤,或者在眾多的錯誤中快速找到重要的錯誤。    答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯誤數目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關制造方面的一個檢查,您沒有相關設定,所以可以不檢查。 問: 怎樣導出jop文件?答:應該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點擊OK/完成然后在低版本的powerPCB與PADS產品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導入reu文件?答:在ECO與Design 工具盒中都可以進行,分別打開ECO與Design 工具盒,點擊右邊第2個圖標就可以。 問: 為什么我在pad stacks中再設一個via:1(如附件)和默認的standardvi(如附件)在布線時V選擇1,怎么布線時按add via不能添加進去這是怎么回事,因為有時要使用兩種不同的過孔。答:PowerPCB中有多個VIA時需要在Design Rule下根據信號分別設置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時就比較方便。詳細設置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設置為prevent..移動元時就會彈出(圖2),而你們教程中也是這樣設置怎么不會呢?答:首先這不是錯誤,出現的原因是在數據中沒有BOARD OUTLINE.您可以設置一個,但是不使用它作為CAM輸出數據. 問:我用ctrl+c復制線時怎設置原點進行復制,ctrl+v粘帖時總是以最下面一點和最左邊那一點為原點 答: 復制布線時與上面的MOVE MODE設置沒有任何關系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進行修改線時拉起時怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會有一條不能和在一起,而你教程里都會好好的(圖8)答:這可能還是與您的GRID 設置有關,不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個軟件都不相同,所以需要多練習。 問: 尊敬的老師:您好!這個圖已經畫好了,但我只對(如圖1)一種的完全間距進行檢查,怎么錯誤就那么多,不知怎么改進。請老師指點。這個圖在附件中請老師幫看一下,如果還有什么問題請指出來,本人在改進。謝!!!!!答:請注意您的DRC SETUP窗口下的設置是錯誤的,現在選中的SAME NET是對相同NET進行檢查,應該選擇NET TO ALL.而不是SAME NET有關各項參數的含義請仔細閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動建元件參數中有幾個不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對應U102和U103元件應寫什么數值,還有這兩個元件SILK怎么自動設置,以及SILK內有個圓圈怎么才能畫得與該元件參數一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點間的距離.請根據元件資料自己計算。

    標簽: PCB 設計問題 集錦

    上傳時間: 2013-10-07

    上傳用戶:comer1123

主站蜘蛛池模板: 和顺县| 广水市| 潮州市| 前郭尔| 青龙| 泰州市| 榆中县| 四子王旗| 金堂县| 台前县| 阳原县| 威宁| 高安市| 仙居县| 万年县| 望都县| 沁阳市| 隆安县| 柳河县| 宁蒗| 靖宇县| 延吉市| 文山县| 定襄县| 陆河县| 泸定县| 吴旗县| 敦煌市| 新余市| 孝昌县| 玉龙| 天门市| 宁城县| 六盘水市| 凤翔县| 化隆| 静安区| 瓮安县| 双牌县| 茌平县| 南漳县|