亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

SDRAM

同步動態隨機存取內存(synchronousdynamicrandom-accessmemory,簡稱SDRAM)是有一個同步接口的動態隨機存取內存(DRAM)。通常DRAM是有一個異步接口的,這樣它可以隨時響應控制輸入的變化。而SDRAM有一個同步接口,在響應控制輸入前會等待一個時鐘信號,這樣就能和計算機的系統總線同步。時鐘被用來驅動一個有限狀態機,對進入的指令進行管線(Pipeline)操作。這使得SDRAM與沒有同步接口的異步DRAM(asynchronouSDRAM)相比,可以有一個更復雜的操作模式。
  • XILINX的FPGA實現的雙口ram源碼

    XILINX的FPGA實現的雙口ram源碼,可作為dsp\SDRAM和pci橋接作用,可直接使用,實際工程通過。

    標簽: XILINX FPGA ram 雙口

    上傳時間: 2013-12-29

    上傳用戶:Avoid98

  • SAM9261 BasicMMU Example code with ADS1.2 (163 kB) The goal of this project is to show how to use a

    SAM9261 BasicMMU Example code with ADS1.2 (163 kB) The goal of this project is to show how to use a PC100 SDRAM and the MMU to perform a rating with a 100MHz Bus Clock. The rating is based on Dhrystone 2.1. It shows the rate when I+D Caches are disabled or enabled, with or without MMU and I Cache is disable or enabled, with or without MMU.

    標簽: BasicMMU Example project 9261

    上傳時間: 2013-12-28

    上傳用戶:zhanditian

  • This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDR

    This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOTE: the test bench cannot be simulated with DDR enabled because the Altera pads do not have the correct delay models. * How to program the flash prom with a FPGA programming file 1. Create a hex file of the programming file with Quartus. 2. Convert it to srecord and adjust the load address: objcopy --adjust-vma=0x800000 output_file.hexout -O srec fpga.srec 3. Program the flash memory using grmon: flash erase 0x800000 0xb00000 flash load fpga.srec

    標簽: Development Startix2 tailored Altera

    上傳時間: 2014-01-19

    上傳用戶:chongcongying

  • 在信息處理中

    在信息處理中,特別是實時視頻圖像處理中,通常都要對實現視頻圖像進行處理,而這首先必須設計大容量的存儲器,同步動態隨機存儲器SDRAM雖然有價格低廉、容量大等優點,但因SDRAM的控制結構復雜,常用的方法是設計SDRAM通用控制器,這使得很多人不得不放棄使用SDRAM而使用價格昂貴的SRAM。為此,筆者在研究有關文獻的基礎上,根據具體情況提出一種獨特的方法,實現了對SDRAM的控制,并通過利用FPGA控制數據存取的順序來實現對數字視頻圖像的旋轉,截取、平移等實時處理。

    標簽: 信息處理

    上傳時間: 2015-12-05

    上傳用戶:VRMMO

  • 詳細描述了存儲器的基本結構

    詳細描述了存儲器的基本結構,從最簡單的單位存儲單元到復雜的SDRAM,是軟硬件設計師的最佳參考

    標簽: 存儲器 基本結構

    上傳時間: 2015-12-10

    上傳用戶:ainimao

  • 英培特ARM教學平臺EDUKIT-III

    英培特ARM教學平臺EDUKIT-III,核心子板為s3c2410,在RH9下實現的SDRAM測試程序。

    標簽: EDUKIT-III ARM 教學平臺

    上傳時間: 2013-12-22

    上傳用戶:rishian

  • ARM7處理器的系統測試源碼

    ARM7處理器的系統測試源碼,匯編和C組成,具有norflash、nandflash、SDRAM、LCD、IIC、232、NET、USB、RLT等功能,可組成一個完整的處理終端,當然要有相應的硬件支持,供大家參考!

    標簽: ARM7 處理器 系統測試 源碼

    上傳時間: 2015-12-19

    上傳用戶:zhaoq123

  • 加強型S3C44B0原理圖

    加強型S3C44B0原理圖,包括LCD,ETC、FLASH、SDRAM

    標簽: S3C44B0 原理圖

    上傳時間: 2014-01-11

    上傳用戶:alan-ee

  • (原創)uboot在yl2410上的移植

    (原創)uboot在yl2410上的移植,此u-boot代碼在SDRAM、norflash或nandflash上都可啟動運行,附詳細說明文檔

    標簽: uboot 2410 yl 移植

    上傳時間: 2015-12-25

    上傳用戶:xcy122677

  • This example streams input from a ADC source to a DAC. An analog signal is acquired block-by-block

    This example streams input from a ADC source to a DAC. An analog signal is acquired block-by-block into SDRAM from the ADC (an AD9244 in this example). The frames are then output with a one-frame delay to the DAC (an AD9744 in this example). In this example, no processing is done on the frames. They are passed unaltered.

    標簽: block-by-block acquired example streams

    上傳時間: 2015-12-29

    上傳用戶:bjgaofei

主站蜘蛛池模板: 乌兰浩特市| 郧西县| 秭归县| 贵港市| 新源县| 宁城县| 融水| 铜陵市| 浮山县| 石林| 阿合奇县| 腾冲县| 靖西县| 宜宾县| 东阿县| 利津县| 康乐县| 勐海县| 翁源县| 静宁县| 合川市| 贵阳市| 富蕴县| 乡宁县| 长白| 邵东县| 陆川县| 通道| 丹寨县| 从化市| 岢岚县| 宝坻区| 红河县| 郴州市| 东乌珠穆沁旗| 扶风县| 大洼县| 会东县| 馆陶县| 六盘水市| 从化市|