現在我們在超市購物付款時候只要一個識別器就可以很快知道價格,不再是以前的一個算盤或者計算器,加快了付款速度,很好地方便了顧客。無線射頻識別(RFID)技術是一種自動識別技術。每一個目標對象在射頻讀卡器中對應唯一的電子識別碼(UID),或者“電子標簽”。標簽附著在物體上標識目標對象,如紙箱、貨盤或包裝箱等。射頻讀卡器(應答器)從電子標簽上讀取識別碼。 表1 RFID頻率 基本的RFID系統由三部分組成:天線或線圈、帶RFID解碼器的收發器和RFID電子標簽(每個標簽具有唯一的電子識別碼)。表1顯示了常用的四個RFID頻率及其潛在的應用領域。其中,目前商業上應用最廣的是超高頻(UHF),它在供應鏈管理中有可能得到廣泛的應用。
上傳時間: 2013-11-22
上傳用戶:wayne595
現場可編程門陣列(FPGA)與模數轉換器(ADC)數字數據輸出的接口是一項常見的工程設計挑戰。此外,ADC使用多種多樣的數字數據樣式和標準,使這項挑戰更加復雜。本資料將告訴您有關在高速數據轉換器實現方案中使用LVDS的應用訣竅和技巧。
上傳時間: 2015-01-02
上傳用戶:athjac
enter——選取或啟動 esc——放棄或取消 f1——啟動在線幫助窗口 tab——啟動浮動圖件的屬性窗口 pgup——放大窗口顯示比例 pgdn——縮小窗口顯示比例 end——刷新屏幕 del——刪除點取的元件(1個) ctrl+del——刪除選取的元件(2個或2個以上) x+a——取消所有被選取圖件的選取狀態 x——將浮動圖件左右翻轉 y——將浮動圖件上下翻轉 space——將浮動圖件旋轉90度 crtl+ins——將選取圖件復制到編輯區里 shift+ins——將剪貼板里的圖件貼到編輯區里 shift+del——將選取圖件剪切放入剪貼板里 alt+backspace——恢復前一次的操作 ctrl+backspace——取消前一次的恢復 crtl+g——跳轉到指定的位置 crtl+f——尋找指定的文字
上傳時間: 2013-11-01
上傳用戶:a296386173
在基于ASIC或FPGA的設計中,設計人員必須認真考慮某些性能標準,他們面臨的挑戰主要體現在面積、速度和功耗方面。 與ASIC一樣,供應商在FPGA設計中也需要應對面積和速度的挑戰。隨著門數不斷增加,FPGA需要更大的面積和尺寸來適應更多的應用,設計工具需要采用更好的算法以便更有效地利用面積。不斷演進的FPGA技術也給設計人員帶來一系列新的挑戰,電源利用率就是其中之一,這對于為手持或便攜式設備設計基于FPGA的嵌入式系統來說是急需解決的問題。
上傳時間: 2013-11-23
上傳用戶:xaijhqx
目前,大型設計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發沿設計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設計的要求,一般在FPGA設計中采用全局時鐘資源驅動設計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設計的需要,Xilinx的FPGA中集成的專用時鐘資源與數字延遲鎖相環(DLL)的數目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數字時鐘管理模塊(DCM)。與全局時鐘資源相關的原語常用的與全局時鐘資源相關的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。
上傳時間: 2013-11-20
上傳用戶:563686540
本部門所承擔的FPGA設計任務主要是兩方面的作用:系統的原型實現和ASIC的原型驗證。編寫本流程的目的是: l 在于規范整個設計流程,實現開發的合理性、一致性、高效性。 l 形成風格良好和完整的文檔。 l 實現在FPGA不同廠家之間以及從FPGA到ASIC的順利移植。 l 便于新員工快速掌握本部門FPGA的設計流程。
上傳時間: 2013-11-09
上傳用戶:cc1015285075
作為流行的EDA工具之一,Cadence一直以來都受到了廣大EDA工程師的青睞。然而Cadence的使用之繁瑣,又給廣大初學者帶來了不少麻煩。作為一位過來人,本人對此深有體會。本著為初學者拋磚引玉的目的,本人特意編寫了這本小冊子,將自己數年來使用Cadence的經驗加以總結,但愿會對各位同行有所幫助。本冊子的本意在于為初學者指路,故不會對個別工具進行很詳細的介紹,只是對初學者可能經常使用的一些工具加以粗略的介紹。其中可能還請各位同行加以指正。
上傳時間: 2013-11-23
上傳用戶:aesuser
隨著計算機軟、硬件技術的快速發展,給人類生產、生活及傳統的產品設計和生產組織模式都帶來了深刻的變革,隨著計算機應用領域的日益擴大,涌現了許多以計算機技術為基礎的新興學科,模具CAD/CAE/CAM便是其中之一。模具CAD/CAE/CAM是一門基于計算機技術而發展起來的、與機械設計和制造技術相互滲透、相互結合、多學科綜合性的技術,隨著計算機技術的迅速發展、數控機床的廣泛應用及相關軟件的日益完善,CAD/CAE/CAM技術在電子、機械、航空、航天、輕工等領域得到了廣泛的應用。
上傳時間: 2013-11-08
上傳用戶:行旅的喵
本文對數字基帶信號脈沖成型濾波的應用、原理及實現進行了研究。首先介紹了數字成型濾波的應用意義并分析了模擬和數字兩種硬件實現方法,接著介紹了成形濾波器設計所需要MATLAB軟件,以及利用ISE system generator在FPGA上進行濾波器實現的優勢。文中給出了成形濾波函數的數學模型,討論了幾種常用成形濾波函數的傳輸特性以及對傳輸系統信號誤碼率的影響。然后介紹了本次設計中使用到的數字成形濾波器設計的幾種FIR濾波器結構。把各種設計方案進行仿真,比較仿真結果,最后根據實際應用的情況并結合設計仿真中出現的問題進行分析,得出各種設計結構的優缺點以及適合應用的場合。
上傳時間: 2013-10-22
上傳用戶:tyler
在國內Protel軟件一直大受歡迎,從DOS時代的Protel3.3(Autotrax 1.61)到現在具有EDA Client/Server (客戶/服務器)即C/S“框架”體系結構的Protel98,它始終是PCB設計和制造領域的大眾化工具軟件,成為電子設計工作者們的首選。 在規范化的設計管理中,設計文件圖樣必須遵守相應的國家標準,如《電子產品圖樣繪制規則》、《設計文件管理制圖》和《印制板制圖》等,而由于Protel軟件都是英文版,因此無法直接打印出符合國家標準的圖紙,要將圖紙規范化常用的方式是套打,即先將符合國家標準的表和漢字等打在紙上,再將該紙放入打印機,用Protel軟件將印制板圖打印其上,形成符合標準的文件,但這種做法效率很低,而且圖形常會打偏,有時甚至會打反,經筆者試驗,找到了一種簡便的方法,使印制板圖轉換為AUTOCAD格式,再在AUTOCAD里一次性打印出符合標準的圖紙。
上傳時間: 2013-11-01
上傳用戶:杏簾在望