仿真的過程編譯Compile VCS對源文件進行編譯,生成中間文件和可執行文件仿真Simulate運行可執行文件,對設計進行仿真調試通過觀察波形、設置斷點、追蹤信號、查看schematic等來發現錯誤,并進行糾正覆蓋率測試通過在編譯時,加入覆蓋率測試的選項、仿真后,生成包含覆蓋率信息的中間文件來顯示測試平臺的正確性和完備性。一個常見的編譯命令如下:VCS f-y+libext+-V\-P-Mupdate-o-I +V2k-R-RI-s\-debug_all+VCSd +define++timopt+<>-line\+incdir+++memopt[+2]-sverilog-mhdl +ad\-full64-comp64+nospecify +notimingcheck-ntb +race\-ova_file +vpdfile++vpdfilesize+\+vpdupdate +cli++VCS+initmem+011lxlz\+VCS+initreg+0|1lx|z +Vc-cm lineltgllcondlfsmlpathlbranch-cm_dir\-vlib-file是Verilog文件,包含了引用的module的定義,可以是絕對路徑,也可以是相對路勁。-y1ibdir是參考庫的目錄,VCS從該目錄下尋找包含引用的module的Verilog文件,這些文件的文件名必須和引用的module的名一樣+libextt++..VCS在參考庫目錄下尋找以.v和.vhd為擴展名的文件。多個擴展名之間用“+”連接。
標簽:
VCS
上傳時間:
2022-07-01
上傳用戶: