VHDL實(shí)用教程
標(biāo)簽: VHDL 實(shí)用教程
上傳時(shí)間: 2014-01-04
上傳用戶:d815185728
8.2+LED控制VHDL程序與仿真
標(biāo)簽: VHDL 8.2 LED 控制
上傳時(shí)間: 2013-11-03
上傳用戶:我們的船長(zhǎng)
NAND FLASH 讀寫控制以及ECC的VHDL源程序
標(biāo)簽: FLASH NAND VHDL ECC
上傳時(shí)間: 2013-10-13
上傳用戶:003030
VHDL
標(biāo)簽: VHDL 教程 講義
上傳時(shí)間: 2013-11-12
上傳用戶:mqien
FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫的,,,,,
標(biāo)簽: FPGA VHDL ARM EPI
上傳時(shí)間: 2013-10-31
上傳用戶:chaisz
vhdl語(yǔ)言 EDA 2實(shí)驗(yàn)
標(biāo)簽: vhdl EDA 語(yǔ)言 實(shí)驗(yàn)
上傳時(shí)間: 2013-11-06
上傳用戶:bqc1245824354
文中詳細(xì)介紹了QPSK技術(shù)的工作原理和QPSK調(diào)制、解調(diào)的系統(tǒng)設(shè)計(jì)方案,并通過(guò)VHDL語(yǔ)言編寫調(diào)制解調(diào)程序和QuartusII軟件建模對(duì)程序進(jìn)行仿真,通過(guò)引腳鎖定,下載程序到FPGA芯片EP1K30TC144-3中驗(yàn)證。軟件仿真和硬件驗(yàn)證結(jié)果表明了該設(shè)計(jì)的正確性和可行性,由于采用FPGA芯片,減小了硬件設(shè)計(jì)的復(fù)雜性,該設(shè)計(jì)具有便于移植維護(hù)和升級(jí)的特點(diǎn)。
標(biāo)簽: VHDL QPSK 調(diào)制解調(diào) 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-10-09
上傳用戶:stewart·
簡(jiǎn)單明了的VHDL程序?qū)崿F(xiàn)24小時(shí)計(jì)時(shí)時(shí)鐘!
標(biāo)簽: FPGA VHDL 語(yǔ)言 編寫
上傳時(shí)間: 2013-11-02
上傳用戶:nem567397
vhdl語(yǔ)言例程集錦
標(biāo)簽: vhdl 語(yǔ)言 集錦
上傳時(shí)間: 2013-10-11
上傳用戶:rocketrevenge
基于VHDL語(yǔ)言的多種分頻程序
標(biāo)簽: VHDL 分頻器
上傳用戶:xjz632
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1