課程設計要求設計并用FPGA實現一個數字頻率計,具體設計要求如下: 測量頻率范圍: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系統外部時鐘: 1024Hz 測量波形: 方波 Vp-p = 3~5 V 硬件設備:Altera Flex10K10 五位數碼管 LED發光二極管 編程語言:Verilog HDL / VHDL
資源簡介:課程設計要求設計并用FPGA實現一個數字頻率計,具體設計要求如下: 測量頻率范圍: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系統外部時鐘: 1024Hz 測量波形: 方波 Vp-p = 3~5 V 硬件設備:Altera Flex10K10 五位數碼管 LED發光二極管 編程語言:Ve...
上傳時間: 2013-12-21
上傳用戶:1583060504
資源簡介:課程設計要求設計并用FPGA實現一個數字頻率計,功能:頻率計。具有4位顯示,能自動根據7位十進制計數的結果,自動選擇有效數據的
上傳時間: 2013-12-21
上傳用戶:fxf126@126.com
資源簡介:本程序實現了一個數字頻率計。它由一個測頻控制信號發生器TESTCTL,8個有時鐘的十進制計數器CNT10,一個32位鎖存器REG32B組成。
上傳時間: 2013-12-16
上傳用戶:894898248
資源簡介:在MS-51單片機平臺下開發的一個數字頻率計.
上傳時間: 2013-12-27
上傳用戶:2404
資源簡介:用匯編語言實現了數字頻率計。實驗已經通過,效果很好
上傳時間: 2016-10-07
上傳用戶:czl10052678
資源簡介:用Verilog HDL / VHDL實現的數字頻率計(完整實驗報告)
上傳時間: 2014-01-22
上傳用戶:dapangxie
資源簡介:本程序完整的實現了數字頻率計的常用功能。并對通常數字頻率計的常見問題進行了改進。具有實用價值。
上傳時間: 2017-06-05
上傳用戶:dyctj
資源簡介:多功能數字鐘的設計。要求:使用單片機實現智能數字鐘,應該具有以下功能: 1,能動態顯示年月日、時分秒(用LCD液晶顯示),誤差小于±10%; 2,具有鬧鐘功能; 3,重要事件提醒功能; 4,液晶顯示具有反顯選擇功能。 摘 要 多功能數字鐘在電子產品...
上傳時間: 2014-01-05
上傳用戶:frank1234
資源簡介:基于FPGA的直接數字頻率合成器的設計與實現.
上傳時間: 2013-08-21
上傳用戶:hphh
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-06-05
上傳用戶:wys0120
資源簡介:頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤...
上傳時間: 2013-04-24
上傳用戶:qqoqoqo
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-08-06
上傳用戶:taozhihua1314
資源簡介:設計要求:編寫程序實現利用定時器演奏樂曲。本程序通過調用通用GENSOUND程序發出各種聲音演奏樂曲。選擇p播放音樂“太湖船”,選擇q退出。
上傳時間: 2015-06-22
上傳用戶:edisonfather
資源簡介:簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、...
上傳時間: 2016-03-20
上傳用戶:qq521
資源簡介:課程設計-數字頻率計 能夠很好實現頻率計功能
上傳時間: 2013-12-15
上傳用戶:電子世界
資源簡介:基于FPGA的直接數字頻率合成器的設計與實現.
上傳時間: 2013-12-15
上傳用戶:jyycc
資源簡介:實驗四 頻率計 實驗要求:設計一個有效位為4位的十進制的數字頻率計。
上傳時間: 2014-01-14
上傳用戶:牛津鞋
資源簡介:實現頻率計1 設計要求 設計基于AT89S51的頻率設計電路 1.1 設計任務 (1) 測量方波的頻率:1Hz~~10kHz; (2) 計數誤差不超過±1HZ;
上傳時間: 2017-01-15
上傳用戶:cooran
資源簡介:vhdl硬件設計實現一個數字上變頻器,實現數字上變頻
上傳時間: 2017-08-09
上傳用戶:liuchee
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規??删幊踢壿嬈骷?FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:基于FPGA的等精度頻率計的設計與實現這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2021-12-27
上傳用戶:
資源簡介:該文檔為基于FPGA的直接數字頻率合成器的設計和實現概述文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-01-07
上傳用戶:kent
資源簡介:介紹了一種運用FPGA開發軟件Quartus II設計的數字頻率計。該數字頻率計的1 Hz~1 MHz輸入被測脈沖信號具有頻率測量、周期測量、脈寬測量和占空比測量等多種用途,其測試結果由3 只七段數碼
上傳時間: 2013-05-22
上傳用戶:qb1993225
資源簡介:基于FPGA簡易數字頻率計設計
上傳時間: 2014-12-28
上傳用戶:葉夜alex
資源簡介:基于FPGA的數字頻率計的設計,可測量從1hz到10000hz,誤差在1hz以內,是EDA課程學習很好的實例。
上傳時間: 2014-01-02
上傳用戶:wang5829
資源簡介:單片機C語言簡易數字頻率計課程設計
上傳時間: 2014-12-25
上傳用戶:q986086481
資源簡介:基于FPGA簡易數字頻率計設計
上傳時間: 2013-11-04
上傳用戶:源碼3
資源簡介:在公司做的一個用FPGA實現的數字電視系統中 ASI轉TS流的程序
上傳時間: 2015-05-14
上傳用戶:xhz1993
資源簡介:實現一個數字信號處理的仿真系統 。要求具有界面并實現以下功能: 1)能產生并選擇各種數字信號(sin、方波、三角波);2)用濾波器實現低通、高通、帶通和帶阻濾波;3)得到輸出信號的頻域特性和時間序列。
上傳時間: 2014-01-18
上傳用戶:
資源簡介:簡易數字頻率計題解.( 1997年 B 題 ) 編寫與講解人:田良(東南大學無線電系,2003年3月12日) 一)任務 設計并制作一臺數字顯示的簡易頻率計。 (二)要求 1.基本要求 (1)頻率測量 a.測量范圍 信號:方波、正弦波 幅度:0.5V~5V[注] 頻率:1Hz...
上傳時間: 2013-12-26
上傳用戶:xg262122