Lamb problem: The analytical solution of Vertical point source. This is very important for synthetic modeling
標簽: analytical important synthetic solution
上傳時間: 2013-12-25
上傳用戶:hongmo
網上的使用vc++圓形按鈕制作源代碼.Vertical and square resource-buttons get circular.\nHorizontal, non-square, resource-buttons get stretched.
標簽: resource-buttons Horizontal non-square Vertical
上傳時間: 2014-01-23
上傳用戶:二驅蚊器
% DYNMODES calculates ocean dynamic Vertical modes % taking a column vector of Brunt-Vaisala values (Nsq) at % different pressures (p) and calculating some number of % dynamic modes (nmodes). % Note: The input pressures need not be uniformly spaced, % and the deepest pressure is assumed to be the bottom.
標簽: Brunt-Vaisala calculates DYNMODES Vertical
上傳時間: 2013-12-06
上傳用戶:busterman
Free Convection Past a Vertical Flat Plate
標簽: Convection Vertical Plate Free
上傳時間: 2013-12-15
上傳用戶:大三三
A good aplication to see some components like better button and Vertical menu. Works with GP3 to control laps and tracks.
標簽: aplication components Vertical better
上傳時間: 2013-12-20
上傳用戶:時代電子小智
在國內Protel軟件一直大受歡迎,從DOS時代的Protel3.3(Autotrax 1.61)到現在具有EDA Client/Server (客戶/服務器)即C/S“框架”體系結構的Protel98,它始終是PCB設計和制造領域的大眾化工具軟件,成為電子設計工作者們的首選。 在規范化的設計管理中,設計文件圖樣必須遵守相應的國家標準,如《電子產品圖樣繪制規則》、《設計文件管理制圖》和《印制板制圖》等,而由于Protel軟件都是英文版,因此無法直接打印出符合國家標準的圖紙,要將圖紙規范化常用的方式是套打,即先將符合國家標準的表和漢字等打在紙上,再將該紙放入打印機,用Protel軟件將印制板圖打印其上,形成符合標準的文件,但這種做法效率很低,而且圖形常會打偏,有時甚至會打反,經筆者試驗,找到了一種簡便的方法,使印制板圖轉換為AUTOCAD格式,再在AUTOCAD里一次性打印出符合標準的圖紙。
上傳時間: 2013-10-12
上傳用戶:Wwill
The MAX9257/MAX9258 programmable serializer/deserializer (SerDes) devices transfer both video data and control signals over the same twisted-pair cable. However, control data can only be transmitted during the Vertical blank time, which is indicated by the control-channel-enabled output (CCEN) signal. The electronic control unit (ECU) firmware designer needs to know how quickly to respond to the CCEN signal before it times out and how to calculate this duration. This application note describes how to calculate the duration of the CCEN for the MAX9257/MAX9258 SerDes chipset. The calculation is based on STO timeout, clock frequency, and UART bit timing. The CCEN duration is programmable and can be closed if not in use.
上傳時間: 2014-01-24
上傳用戶:xingisme
Prakash Rashinkar has over 15 years experience in system design and verificationof embedded systems for communication satellites, launch vehicles and spacecraftground systems, high-performance computing, switching, multimedia, and wirelessapplications. Prakash graduated with an MSEE from Regional Engineering College,Warangal, in India. He lead the team that was responsible for delivering themethodologies for SOC verification at Cadence Design Systems. Prakash is anactive member of the VSIA Functional Verification DWG. He is currently Architectin the Vertical Markets and Design Environments Group at Cadence.
上傳時間: 2014-01-24
上傳用戶:xinhaoshan2016
虛擬儀器(virtual instrumention)是基于計算機的儀器。計算機和儀器的密切結合是目前儀器發展的一個重要方向。粗略地說這種結合有兩種方式,一種是將計算機裝入儀器,其典型的例子就是所謂智能化的儀器。隨著計算機功能的日益強大以及其體積的日趨縮小,這類儀器功能也越來越強大,目前已經出現含嵌入式系統的儀器。另一種方式是將儀器裝入計算機。以通用的計算機硬件及操作系統為依托,實現各種儀器功能。虛擬儀器主要是指這種方式。下面的框圖反映了常見的虛擬儀器方案。 虛擬儀器的主要特點有: n 盡可能采用了通用的硬件,各種儀器的差異主要是軟件。 n 可充分發揮計算機的能力,有強大的數據處理功能,可以創造出功能更強的儀器。 n 用戶可以根據自己的需要定義和制造各種儀器。 虛擬儀器實際上是一個按照儀器需求組織的數據采集系統。虛擬儀器的研究中涉及的基礎理論主要有計算機數據采集和數字信號處理。目前在這一領域內,使用較為廣泛的計算機語言是美國NI公司的labview。 虛擬儀器的起源可以追朔到20世紀70年代,那時計算機測控系統在國防、航天等領域已經有了相當的發展。PC機出現以后,儀器級的計算機化成為可能,甚至在Microsoft公司的Windows誕生之前,NI公司已經在Macintosh計算機上推出了labview2.0以前的版本。對虛擬儀器和labview長期、系統、有效的研究開發使得該公司成為業界公認的權威。 普通的PC有一些不可避免的弱點。用它構建的虛擬儀器或計算機測試系統性能不可能太高。目前作為計算機化儀器的一個重要發展方向是制定了VXI標準,這是一種插卡式的儀器。每一種儀器是一個插卡,為了保證儀器的性能,又采用了較多的硬件,但這些卡式儀器本身都沒有面板,其面板仍然用虛擬的方式在計算機屏幕上出現。這些卡插入標準的VXI機箱,再與計算機相連,就組成了一個測試系統。VXI儀器價格昂貴,目前又推出了一種較為便宜的PXI標準儀器。 虛擬儀器研究的另一個問題是各種標準儀器的互連及與計算機的連接。目前使用較多的是IEEE 488或GPIB協議。未來的儀器也應當是網絡化的。
上傳時間: 2013-10-15
上傳用戶:gaoliangncepu
Prakash Rashinkar has over 15 years experience in system design and verificationof embedded systems for communication satellites, launch vehicles and spacecraftground systems, high-performance computing, switching, multimedia, and wirelessapplications. Prakash graduated with an MSEE from Regional Engineering College,Warangal, in India. He lead the team that was responsible for delivering themethodologies for SOC verification at Cadence Design Systems. Prakash is anactive member of the VSIA Functional Verification DWG. He is currently Architectin the Vertical Markets and Design Environments Group at Cadence.
上傳時間: 2013-11-19
上傳用戶:m62383408