亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Virtex-7

  • Virtex-5, Spartan-DSP FPGAs Ap

    Virtex-5, Spartan-DSP FPGAs Application Note This application note demonstrates how efficient implementations of Digital Up Converters(DUC) and Digital Down Converters (DDC) can be done by leveraging the Xilinx DSP IPportfolio for increased productivity and reduced time to development. Step-by-step instruction is given on how to perform system-level trade off analysis and develop the most efficient FPGA implementation, thus allowing engineers a flexible, low-cost and low-power alternative to ASSP technologies.

    標簽: Spartan-DSP Virtex FPGAs Ap

    上傳時間: 2013-10-23

    上傳用戶:raron1989

  • Proteus Professional 7.1 sp2 中

    Proteus Professional 7.1 sp2 中文破解版 下載

    標簽: Professional Proteus 7.1 sp2

    上傳時間: 2013-11-08

    上傳用戶:hwl453472107

  • 賽靈思如何讓7系列FPGA的功耗減半

    賽靈思采用專為 FPGA 定制的芯片制造工藝和創新型統一架構,讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。

    標簽: FPGA 賽靈思 功耗

    上傳時間: 2013-11-18

    上傳用戶:liaofamous

  • 降低賽靈思28nm 7系列FPGA的功耗

    本白皮書介紹了有關賽靈思 28 nm 7 系列 FPGA 功耗的幾個方面,其中包括臺積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。

    標簽: FPGA 28 nm 賽靈思

    上傳時間: 2013-10-27

    上傳用戶:giraffe

  • WP245 - 使用Virtex-5系列FPGA獲得更高系統性能

    Virtex™-5 器件包括基于第二代高級硅片組合模塊 (ASMBL™) 列架構的多平臺 FPGA 系列。集成了為獲得最佳性能、更高集成度和更低功耗設計的若干新型架構元件,Virtex-5 器件達到了比以往更高的系統性能水平。

    標簽: Virtex FPGA 245 WP

    上傳時間: 2013-10-29

    上傳用戶:long14578

  • XAPP228 -Virtex器件內的四端口存儲器

    This application note describes how the existing dual-port block memories in the Spartan™-IIand Virtex™ families can be used as Quad-Port memories. This essentially involves a dataaccess time (halved) versus functionality (doubled) trade-off. The overall bandwidth of the blockmemory in terms of bits per second will remain the same.

    標簽: Virtex XAPP 228 器件

    上傳時間: 2013-11-08

    上傳用戶:lou45566

  • DS306-PPC405 Virtex-4 Wrapper

    The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC™ 405 Processor Block primitive. For detailsregarding the PowerPC 405, see the PowerPC 405 ProcessorBlock Reference Guide.

    標簽: Wrapper Virtex 306 405

    上傳時間: 2014-12-05

    上傳用戶:flg0001

  • XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接

    XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-19

    上傳用戶:yyyyyyyyyy

  • WWP248 - 移植到Virtex-5 FPGA的指南

      由于Virtex-5 器件的基礎架構與以往的FPGA 器件不同,因此,要為特定設計選擇合適的Virtex-5 器件并非易事。大多數情況下,設計應采用類似的陣列大小(器件數量)并且比以前的目標器件至少低一個速度級別(如從中速級別到慢速級別)。但是,這種建議對于有些情況卻并不適用。本節將介紹一些會影響Virtex-5 FPGA 器件選擇標準的設計風格和特征。

    標簽: Virtex FPGA WWP 248

    上傳時間: 2013-10-18

    上傳用戶:yuyizhixia

  • Virtex-6 的HDL設計指南

    針對Virtex-6 給出了HDL設計指南,其中,賽靈思為每個設計元素給出了四個設計方案元素,并給出了Xilinx認為是最適合你的解決方案。這4個方案包括:實例,推理,CORE Generator或者其他Wizards,宏支持.

    標簽: Virtex HDL 設計指南

    上傳時間: 2013-11-07

    上傳用戶:gy592333

主站蜘蛛池模板: 个旧市| 团风县| 宁德市| 贵定县| 洪湖市| 玉树县| 和硕县| 大英县| 滦南县| 大邑县| 沾益县| 突泉县| 大港区| 健康| 苍山县| 景德镇市| 原平市| 察雅县| 泸州市| 平定县| 姚安县| 介休市| 江西省| 剑阁县| 富平县| 安国市| 新民市| 延安市| 岑溪市| 江源县| 珲春市| 聂拉木县| 山丹县| 永兴县| 泸定县| 青浦区| 池州市| 巴中市| 聂荣县| 永清县| 公主岭市|