亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

asic

asic(ApplicationSpecificIntegratedCircuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。用CPLD(復(fù)雜可編程邏輯器件)和FPGA(現(xiàn)場可編程邏輯門陣列)來進(jìn)行asic設(shè)計(jì)是最為流行的方式之一,它們的共性是都具有用戶現(xiàn)場可編程特性,都支持邊界掃描技術(shù),但兩者在集成度、速度以及編程方式上具有各自的特點(diǎn)。[1]
  • 基于FPGA的嵌入式MCU設(shè)計(jì)與應(yīng)用研究

    隨著電子技術(shù)和信息技術(shù)的發(fā)展,可編程邏輯器件的應(yīng)用領(lǐng)域越來越寬。可編程SoC設(shè)計(jì)已成為SoC設(shè)計(jì)的新方法。論文介紹了可編程邏輯器件的設(shè)計(jì)方法和開發(fā)技術(shù),并用硬件描述語言和FPGA/CPLD設(shè)計(jì)技術(shù),探索和研究了基于FPGA的RISCMCU的設(shè)計(jì)與實(shí)現(xiàn)過程。 論文參照Mircochip公司的PICl6C5X單片機(jī)的體系結(jié)構(gòu),設(shè)計(jì)了8位RISCMCU。該嵌入式MCU設(shè)計(jì)采用了自頂向下的設(shè)計(jì)方法和模塊化設(shè)計(jì)思想。MCU總體結(jié)構(gòu)設(shè)計(jì)劃分控制模塊、ALU模塊、存儲(chǔ)模塊三大模塊。然后,對各模塊的具體技術(shù)實(shí)現(xiàn)細(xì)節(jié)分別進(jìn)行了闡述。論文中設(shè)計(jì)的MCU能實(shí)現(xiàn)PICl6C5X單片機(jī)33條指令中除OPTION、CLRWDT、SLEEP和TRIS四條指令以外的其余29條指令的功能,但應(yīng)用是基于FPGA的,能與其他外設(shè)IP方便的結(jié)合在一起使用,比asic的PICl6C57X的應(yīng)用更具靈活性。 軟件仿真和硬件驗(yàn)證表明:所設(shè)計(jì)的嵌入式MCU在各方面均達(dá)到了一定的性能指標(biāo),在Altera公司ACEX1K系列的EPlK30TCl44-3器件上的工作頻率達(dá)21.88MHz。這些為自主設(shè)計(jì)R/SCMCU的IP核提供了值得借鑒的探索成果和設(shè)計(jì)思路,在通用控制領(lǐng)域也有一定的實(shí)用價(jià)值。 此外,論文中還介紹了三相SPWM控制模塊的設(shè)計(jì),該模塊具有死區(qū)時(shí)間和載波比任意可調(diào)的特點(diǎn),可以單獨(dú)應(yīng)用,也可以作為MCU的外設(shè)子模塊應(yīng)用。

    標(biāo)簽: FPGA MCU 嵌入式 應(yīng)用研究

    上傳時(shí)間: 2013-07-16

    上傳用戶:熊少鋒

  • 基于FPGA的全數(shù)字化交流變頻調(diào)速系統(tǒng)

    本文主要介紹了如何運(yùn)用可編程邏輯器件(FPGA)實(shí)現(xiàn)電機(jī)的變頻調(diào)速控制系統(tǒng)。  目前,電機(jī)控制芯片主要有兩種選擇。一種是專用集成芯片(asic),一種是單片機(jī)(MCU)或數(shù)字信號處理器(DSP)。而FPGA的數(shù)字資源豐富、工作頻率高、可在系統(tǒng)編程等特點(diǎn)使得開發(fā)靈活、開發(fā)周期相對短,可以取代前二種通用的方式。本文利用80C196KC和FPGA控制感應(yīng)電機(jī),簡化了硬件和軟件設(shè)計(jì),并充分利用了FPGA的快速性,利用FPGA,除本身可以用來控制電機(jī)以外:可以制成通用的“IP核”應(yīng)用到MCU(或DSP),或是作為片內(nèi)外設(shè),這樣就節(jié)約了片內(nèi)資源;另外,它還是asic設(shè)計(jì)的驗(yàn)證的必經(jīng)階段,這是本文選題和工作的意義。本文設(shè)計(jì)的FPGA調(diào)速控制系統(tǒng)以及2個(gè)IP核,下載到芯片,通過驗(yàn)證。  本文第一章緒論介紹了可編程邏輯器件的發(fā)展、應(yīng)用,以及EDA的發(fā)展歷程,還介紹了asic等。針對FPGA的快速發(fā)展,論述了它在變頻調(diào)速技術(shù)應(yīng)用中的優(yōu)勢。  第二章介紹了交流電動(dòng)機(jī)變頻調(diào)速技術(shù)及其相關(guān)技術(shù)的發(fā)展和應(yīng)用情況。著重介紹了電壓空間矢量調(diào)制方式,以及矢量控制技術(shù)、技術(shù)發(fā)展。  第三章詳細(xì)介紹了SVPWM調(diào)速系統(tǒng)整個(gè)系統(tǒng)的FPGA設(shè)計(jì),給出了設(shè)計(jì)思路、具體方案、邏輯時(shí)序分析;最后給出了軟件仿真結(jié)果和實(shí)驗(yàn)波形對照。文中還給出了SVPWM調(diào)速系統(tǒng)運(yùn)用的FPGA設(shè)計(jì)結(jié)果,驅(qū)動(dòng)電機(jī),得到實(shí)驗(yàn)波形。論證了FPGA在調(diào)速系統(tǒng)應(yīng)用中的可行性和意義。  第四章介紹了作者針對課題相關(guān)的一些內(nèi)容所設(shè)計(jì)出的IP核,給出的實(shí)驗(yàn)結(jié)果等。  論文最后,對本課題所做的工作進(jìn)行了簡單的總結(jié)。

    標(biāo)簽: FPGA 全數(shù)字 交流變頻 調(diào)速系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhaiyanzhong

  • 基于FPGA的雙自觸發(fā)脈沖激光測距關(guān)鍵技術(shù)研究

    激光測距技術(shù)被廣泛應(yīng)用于現(xiàn)代工業(yè)測量、航空與大地的測量、國防及通信等諸多領(lǐng)域。本文從已獲得廣泛應(yīng)用的脈沖激光測距技術(shù)入手,重點(diǎn)分析了近年提出的自觸發(fā)脈沖激光測距技術(shù)(STPLR)特別是其中的雙自觸發(fā)脈沖激光測距技術(shù)(BSTPLR),通過分析發(fā)現(xiàn)其核心部件之一就是用于測量激光脈沖飛行時(shí)間(周期)的高精度高速計(jì)數(shù)器,而目前一般的方式是采用昂貴的進(jìn)口高速計(jì)數(shù)器或?qū)S眉呻娐?asic)來完成,這使得激光測距儀在研發(fā)、系統(tǒng)的改造升級和自主知識產(chǎn)權(quán)保護(hù)等諸多方面受到制約,同時(shí)在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現(xiàn)場可編程門陣列(FPGA)來實(shí)現(xiàn)脈沖激光測距中的高精度高速計(jì)數(shù)及其他相關(guān)功能,基本解決了以上存在的問題。 論文通過對雙自觸發(fā)脈沖激光測距的主要技術(shù)要求和技術(shù)指標(biāo)進(jìn)行分析,對其中的信號處理單元采用了FPGA+單片機(jī)的設(shè)計(jì)形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個(gè)測距系統(tǒng)中是信號處理的核心部件,借助其用戶可編程特性及很高的內(nèi)部時(shí)鐘頻率,設(shè)計(jì)了專用于BSTPLR的高速高精度計(jì)數(shù)芯片,負(fù)責(zé)對測距信號產(chǎn)生電路中的時(shí)刻鑒別電路輸出信號進(jìn)行計(jì)數(shù)。數(shù)據(jù)處理模塊則主要由單片機(jī)(AT89C51)來實(shí)現(xiàn)。系統(tǒng)可以通過鍵盤預(yù)置門控信號的寬度以均衡測量的精度和速度,測量結(jié)果采用7位LED數(shù)碼管顯示。本設(shè)計(jì)在近距離(大尺寸)范圍內(nèi)實(shí)驗(yàn)測試時(shí)基本滿足設(shè)計(jì)要求。

    標(biāo)簽: FPGA 自觸發(fā)脈沖 激光測距 關(guān)鍵技術(shù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:dapangxie

  • 基于FPGA的水下遠(yuǎn)程遙控解碼電路的設(shè)計(jì)與研究

    隨著計(jì)算機(jī)和集成電路技術(shù)的不斷發(fā)展,基于EDA技術(shù)的芯片設(shè)計(jì)正在成為電子系統(tǒng)設(shè)計(jì)的主流.現(xiàn)場可編程門陣列(FPGA)作為一種可編程專用集成電路(asic)已經(jīng)廣泛應(yīng)用于計(jì)算機(jī)、通信、航空航天等各個(gè)領(lǐng)域.一般來講,FPGA多用于高速通信和高速信號處理領(lǐng)域,以發(fā)揮其處理速度快的特點(diǎn),本文將其應(yīng)用于一低速低功耗系統(tǒng)——某水下遠(yuǎn)程遙控接收系統(tǒng),主要用其在頻域來實(shí)現(xiàn)水下遠(yuǎn)程遙控的解碼,取得了令人滿意的效果.該文主要做了以下幾方面的工作.首先,深入研究和分析了在頻域?qū)崿F(xiàn)水下遠(yuǎn)程遙控解碼的原理并進(jìn)行了遙控指令編碼設(shè)計(jì);其次,用ALTERA公司的CYCLONE系列FPGA芯片完成了水下遠(yuǎn)程遙控FPGA解碼芯片的設(shè)計(jì)工作,包括硬件描述語言(VHDL)編碼、電路前后仿真、綜合和布局布線工作,并對設(shè)計(jì)的FPGA解碼芯片進(jìn)行了初步的功耗估算:最后設(shè)計(jì)制作了一塊FPGA解碼芯片電路驗(yàn)證測試板,并完成了電路調(diào)試和測試.實(shí)驗(yàn)測試結(jié)果表明,用FPGA實(shí)現(xiàn)水下遠(yuǎn)程遙控解碼電路的方案是可行的,可以有效地縮小系統(tǒng)體積、提高系統(tǒng)可靠性,在保證系統(tǒng)性能情況下做到更低的功耗,還可以實(shí)現(xiàn)在系統(tǒng)配置和編程,使得系統(tǒng)的調(diào)試、升級和維護(hù)更加靈活方便.

    標(biāo)簽: FPGA 遠(yuǎn)程遙控 解碼電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:zoushuiqi

  • 高速Viterbi譯碼器的FPGA實(shí)現(xiàn)

    本文提出了一種高速Viterbi譯碼器的FPGA實(shí)現(xiàn)方案。這種Viterbi譯碼器的設(shè)計(jì)方案既可以制成高性能的單片差錯(cuò)控制器,也可以集成到大規(guī)模asic通信芯片中,作為全數(shù)字接收的一部分。 本文所設(shè)計(jì)的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結(jié)構(gòu)的設(shè)計(jì)方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設(shè)計(jì)方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設(shè)計(jì)。為了提高譯碼性能,減小譯碼差錯(cuò),本文采用較大譯碼深度的回溯算法以保證幸存路徑進(jìn)行合并。實(shí)現(xiàn)了基于FPGA的誤碼測試儀,在FPGA內(nèi)部完成誤碼驗(yàn)證和誤碼計(jì)數(shù)的工作。 與基于軟件實(shí)現(xiàn)譯碼過程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺(tái)對Viterbi譯碼器加以實(shí)現(xiàn),這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實(shí)現(xiàn),本文采用了硬件描述語言VHDL來完成設(shè)計(jì)。通過對譯碼器的綜合仿真和FPGA實(shí)現(xiàn)驗(yàn)證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達(dá)到60Mbps。

    標(biāo)簽: Viterbi FPGA 譯碼器

    上傳時(shí)間: 2013-04-24

    上傳用戶:181992417

  • 可重構(gòu)FPGA通訊糾錯(cuò)進(jìn)化電路及其實(shí)現(xiàn)

    asic對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的asic具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運(yùn)算速度也受到限制.常規(guī)asic的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.

    標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)

    上傳時(shí)間: 2013-07-01

    上傳用戶:myworkpost

  • 數(shù)字圖像監(jiān)控系統(tǒng)解碼芯片的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

    該文就多媒體信息的主體之一-圖像信號的壓縮和解壓進(jìn)行了分析,并結(jié)合實(shí)際課題所設(shè)計(jì)的數(shù)字圖像監(jiān)控系統(tǒng)對其中的圖像解碼過程進(jìn)行了軟硬件的實(shí)現(xiàn).首先我們在ANALOG DEVICE公司的ADSP-2189上進(jìn)行了解碼系統(tǒng)的驗(yàn)證,就解碼輸出的質(zhì)量進(jìn)行了主觀評價(jià).通過軟件仿真,我們還進(jìn)一步得到了解碼過程中,哪些指令占用較多的指令執(zhí)行時(shí)間,哪些指令會(huì)成為硬件實(shí)現(xiàn)時(shí)的瓶頸.它為我們的FPGA優(yōu)化設(shè)計(jì)提供了理論上的依據(jù).綜合考慮設(shè)計(jì)方案的復(fù)雜程度、系統(tǒng)規(guī)模、系統(tǒng)時(shí)延、器件成本等各項(xiàng)因素,通過對各種FPGA器件性能與開發(fā)工具的選擇比較,決定選用Altera公司的FLEX10K器件來做最終的硬件實(shí)現(xiàn).它不僅為圖像解碼系統(tǒng)的asic實(shí)現(xiàn)做了一定的理論分析和技術(shù)準(zhǔn)備,也為FPGA技術(shù)在數(shù)字信號處理領(lǐng)域的應(yīng)用開辟了新的研究方向.在硬件設(shè)計(jì)過程中,根據(jù)FPGA技術(shù)的優(yōu)點(diǎn),采用"自上而下"和"自下而上"相結(jié)合的設(shè)計(jì)方法,將整個(gè)系統(tǒng)進(jìn)行功能模塊分割并分別實(shí)現(xiàn).所有處理模塊均采用VERILIG語言編寫,對其中的主要模塊都進(jìn)行了優(yōu)化設(shè)計(jì).通過這些優(yōu)化不僅提高了解壓性能,還減少了處理時(shí)間和所占用的硬件空間.最后通過仿真表明了所實(shí)現(xiàn)的圖像解碼系統(tǒng)具有良好的性能,具有一定的使用價(jià)值.

    標(biāo)簽: FPGA 數(shù)字圖像 監(jiān)控系統(tǒng) 片的設(shè)計(jì)

    上傳時(shí)間: 2013-06-26

    上傳用戶:再見大盤雞

  • 基于FPGA的32位浮點(diǎn)數(shù)據(jù)FFT及IFFT的設(shè)計(jì)與實(shí)現(xiàn)

    FFT/IFFT是時(shí)域信號與頻域信號之間轉(zhuǎn)換的基本運(yùn)算,是數(shù)字信號處理的核心工具之一,因此,它廣泛地應(yīng)用于許多領(lǐng)域。在數(shù)字化的今天,不論是在通信領(lǐng)域還是在圖像處理領(lǐng)域,對數(shù)字信號處理的速度、精度和實(shí)時(shí)性要求不斷提高。為滿足不斷提高的要求,國內(nèi)外不斷地推出各種FFT/IFFT處理器,主要處理器有asic、DSP芯片、FPGA等。由于FPGA具有可反復(fù)編程的特點(diǎn)及豐富資源,所以它受到廣泛的關(guān)注。 本論文就是一種基于FPGA實(shí)現(xiàn)浮點(diǎn)型數(shù)據(jù)的FFT及IFFT處理器,該處理器使用A1tera公司的Stratix Ⅱ系列的FPGA芯片。它主要采用流水線結(jié)構(gòu),這種結(jié)構(gòu)可以使各級運(yùn)算并行處理,對輸入進(jìn)來的數(shù)據(jù)進(jìn)行連續(xù)處理,提高了運(yùn)算速度,滿足了系統(tǒng)的實(shí)時(shí)性要求;另外處理器所處理的數(shù)據(jù)是32位浮點(diǎn)型的,因此它同時(shí)提高了運(yùn)算的精度。

    標(biāo)簽: FPGA IFFT FFT 浮點(diǎn)

    上傳時(shí)間: 2013-07-12

    上傳用戶:cuicuicui

  • 基于ARM核的AHBUSB20接口asic設(shè)計(jì)

    USB2.0接口和基于ARM核的SOC系統(tǒng)的應(yīng)用已經(jīng)非常廣泛,特別在電子消費(fèi)類領(lǐng)域。包含USB2,0接口的ARM系統(tǒng)則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設(shè)計(jì),主要對其中的串行接口引擎(SIE)的設(shè)計(jì)進(jìn)行討論。 該 AHB_USB2.0 IP核支持USB2.0協(xié)議,并兼容USB1.1協(xié)議;支持AMBA2.0協(xié)議和UTMI 1.05協(xié)議。該IP核一側(cè)通過UTMI接口或ULPI接口的PHY與USB2.0主機(jī)端進(jìn)行通信;另一側(cè)則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個(gè)大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實(shí)現(xiàn)了UTMI接口轉(zhuǎn)ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數(shù)據(jù)鏈路層協(xié)議處理模塊,為整個(gè)IP核的核心部分,進(jìn)一步分為四個(gè)子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統(tǒng)接口邏輯)和EPB(端點(diǎn)緩沖模塊)。GLC模塊負(fù)責(zé)整個(gè)IP的復(fù)位控制,IP時(shí)鐘的開關(guān)提示等;PIE模塊負(fù)責(zé)處理USB的事務(wù)級傳輸,包括組包解包等;SIF模塊負(fù)責(zé)協(xié)議相關(guān)寄存器組和端點(diǎn)緩沖區(qū)的讀寫,跨時(shí)鐘域信號的處理和PIE所需的控制信號的產(chǎn)生;AHB模塊負(fù)責(zé)IP核與ARM通信和DMA功能的實(shí)現(xiàn)。 該IP核的軟件設(shè)計(jì)遵循USB協(xié)議,Bulk Only協(xié)議和UFI協(xié)議,由外掛ARM實(shí)現(xiàn)USB設(shè)備命令和UFI命令的解析,并執(zhí)行相應(yīng)的操作。設(shè)計(jì)了IP核與ARM之間的多種數(shù)據(jù)傳輸方法,通過軟件實(shí)現(xiàn)常規(guī)數(shù)據(jù)讀寫訪問、內(nèi)部DMA或外部DMA等多種方式的切換。 本IP已經(jīng)通過EDA驗(yàn)證和FPGA測試,并且已經(jīng)在內(nèi)嵌ARM核的FPGA系統(tǒng)上實(shí)現(xiàn)了多個(gè)U盤。這個(gè)FPGA系統(tǒng)的正確工作,證明了AHB_USB2.01P核設(shè)計(jì)是正確的。

    標(biāo)簽: AHBUSB asic ARM 20

    上傳時(shí)間: 2013-05-17

    上傳用戶:qqoqoqo

  • 高速FIR數(shù)字濾波器在FPGA上的實(shí)現(xiàn)

    常用的實(shí)時(shí)數(shù)字信號處理的器件有可編程的數(shù)字信號處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(asic)、現(xiàn)場可編程門陣列(FPGA)等。在工程實(shí)踐中,往往要求對信號處理要有高速性、實(shí)時(shí)性和靈活性,而已有的一些軟件和硬件實(shí)現(xiàn)方式則難以同時(shí)達(dá)到這幾方面的要求。隨著可編程邏輯器件和EDA技術(shù)的發(fā)展,使用FPGA來實(shí)現(xiàn)數(shù)字信號處理,既具有實(shí)時(shí)性,又兼顧了一定的靈活性。FPGA具有的靈活的可編程邏輯可以方便的實(shí)現(xiàn)高速數(shù)字信號處理,突破了并行處理、流水級數(shù)的限制,有效地利用了片上資源,加上反復(fù)的可編程能力,越來越受到國內(nèi)外從事數(shù)字信號處理的研究者所青睞。 FIR數(shù)字濾波器以其良好的線性特性被廣泛使用,屬于數(shù)字信號處理的基本模塊之一。本論文對基于FPGA的FIR數(shù)字濾波器實(shí)現(xiàn)進(jìn)行了研究,所做的主要工作如下: 1.介紹了FIR數(shù)字濾波器的基本理論和FPGA的基本概況,以及FPGA設(shè)計(jì)流程、設(shè)計(jì)指導(dǎo)原則和常用的設(shè)計(jì)指導(dǎo)思想與技巧。 2.以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法為濾波器的硬件實(shí)現(xiàn)算法,并對其進(jìn)行了詳細(xì)的討論。針對分布式算法中查找表規(guī)模過大的缺點(diǎn),采用優(yōu)化分布式算法的多塊查找表方式使得硬件規(guī)模極大的減小。 3.設(shè)計(jì)出一個(gè)192階的FIR濾波器實(shí)例。其系統(tǒng)要求為:定點(diǎn)16位輸入、定點(diǎn)12位系數(shù)、定點(diǎn)16位輸出,采樣率為75MHz。設(shè)計(jì)用Quartus II軟件進(jìn)行仿真,并將其仿真結(jié)果與Matlab仿真結(jié)果進(jìn)行對比分析。 仿真結(jié)果表明,本論文設(shè)計(jì)的濾波器硬件規(guī)模較小,采樣率達(dá)到了75MHz。同時(shí)只要將查找表進(jìn)行相應(yīng)的改動(dòng),就能分別實(shí)現(xiàn)低通、高通、帶通FIR濾波器,體現(xiàn)了設(shè)計(jì)的靈活性。

    標(biāo)簽: FPGA FIR 數(shù)字濾波器

    上傳時(shí)間: 2013-06-06

    上傳用戶:June

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99re66热这里只有精品4| 久久狠狠婷婷| 欧美18av| 日韩亚洲一区二区| 国产欧美短视频| 欧美精品手机在线| 久久久久久久综合日本| 午夜精品久久久久久久男人的天堂| 在线电影国产精品| 国产欧亚日韩视频| 欧美日韩国产高清视频| 西西人体一区二区| 亚洲视频1区| 亚洲精品国偷自产在线99热| 激情久久五月天| 欧美日韩国产欧| 美女主播一区| 久久久精品网| 久久精品人人做人人爽| 亚洲一区成人| 亚洲一级一区| 亚洲午夜极品| 亚洲午夜视频在线| 在线免费观看日本欧美| 国产精品永久在线| 禁断一区二区三区在线| 国产乱码精品| 国产日韩欧美一区| 国产精品人人做人人爽| 国产美女一区二区| 国产精品超碰97尤物18| 每日更新成人在线视频| 久久香蕉国产线看观看av| 久久五月激情| 欧美片在线播放| 欧美风情在线观看| 欧美激情一二三区| 韩国三级电影一区二区| 黄色影院成人| 最新日韩在线| 麻豆国产精品va在线观看不卡| 亚洲伊人伊色伊影伊综合网| 一区二区三区精品国产| 亚洲一级二级在线| 欧美一级久久| 久久免费高清| 欧美黑人多人双交| 国产精品magnet| 国产日韩欧美精品一区| 国产在线拍偷自揄拍精品| 国产精品视频免费观看www| 国产农村妇女精品一二区| 国产自产高清不卡| 亚洲成人在线视频播放| 日韩视频在线观看免费| 亚洲在线中文字幕| 久久久久国产精品一区二区| 欧美成人按摩| 国产精品日韩欧美一区| 伊人久久婷婷| 一本色道久久88亚洲综合88| 亚洲欧美一区二区视频| 鲁大师成人一区二区三区| 蜜桃av噜噜一区| 欧美午夜精彩| 国产一区二区三区在线观看免费| 在线成人激情| 亚洲欧美一区二区三区久久| 另类天堂av| 欧美电影免费观看网站| 国产精品久久久久77777| 韩国一区电影| 日韩午夜在线观看视频| 亚洲午夜电影在线观看| 久久久久网站| 国产精品区二区三区日本| 99精品欧美| 欧美区二区三区| 亚洲三级色网| 欧美精品一区在线观看| 亚洲电影第三页| 久久久最新网址| 影音先锋亚洲精品| 久久久久久久999| 国产香蕉久久精品综合网| 亚洲欧美日韩爽爽影院| 国产精品久久久久婷婷| 中文网丁香综合网| 国产精品高潮呻吟| 亚洲影院在线观看| 国产精品美女诱惑| 午夜精品久久久久久久久久久久| 国产精品天天摸av网| 欧美一级成年大片在线观看| 国产色视频一区| 久久一本综合频道| 欧美亚洲视频| 国产精品视频精品| 久久激情视频免费观看| 尤物九九久久国产精品的分类| 久久性色av| 亚洲另类春色国产| 国产精品久久国产三级国电话系列| 午夜精品网站| 精品动漫3d一区二区三区| 欧美激情亚洲综合一区| 亚洲天堂第二页| 国产在线乱码一区二区三区| 毛片一区二区三区| 一区二区三区不卡视频在线观看 | 欧美激情一区二区久久久| 亚洲精品一级| 国产精品色一区二区三区| 久久精品一本| 99re6这里只有精品| 国产精品一区二区视频| 噜噜噜91成人网| 99视频在线精品国自产拍免费观看| 国产精品久久久久久久久久久久久久| 先锋影音一区二区三区| 一区二区自拍| 欧美午夜电影在线| 久久久久久久久久久久久女国产乱| 亚洲电影欧美电影有声小说| 欧美日韩精品免费观看| 久久久久久久综合日本| 日韩一区二区精品在线观看| 国产一区自拍视频| 欧美日韩免费一区二区三区视频| 欧美在线播放| 亚洲最新在线| 悠悠资源网久久精品| 国产精品免费观看在线| 欧美激情偷拍| 久久久久欧美| 亚洲欧美日韩一区在线观看| 亚洲国产第一| 国产偷自视频区视频一区二区| 欧美黄色免费| 麻豆视频一区二区| 亚洲欧美日本在线| 日韩亚洲国产欧美| 一区二区亚洲精品| 国产精品狼人久久影院观看方式| 欧美成人xxx| 久久激情五月丁香伊人| 亚洲一级影院| 在线视频欧美精品| 亚洲精品欧美激情| 亚洲大胆女人| 激情亚洲网站| 国产视频一区二区三区在线观看| 亚洲乱码国产乱码精品精98午夜| 国产日韩欧美视频| 欧美日韩在线不卡一区| 亚洲一区二区三区在线| 91久久精品日日躁夜夜躁欧美| 一区二区三区免费网站| 国产精品99久久久久久久女警 | 久久日韩粉嫩一区二区三区| 亚洲免费成人av| 伊人久久亚洲影院| 一本色道婷婷久久欧美| 欧美日本三区| 久久国产精品第一页| 一区二区欧美日韩| 久久久久国产精品人| 亚洲国产合集| 久久一区二区精品| 国产一区美女| 欧美日韩国产黄| 国产精品乱码一区二区三区| 亚洲激情一区二区| 欧美日本国产在线| 蜜臀av在线播放一区二区三区| 久久高清国产| 欧美在线视频在线播放完整版免费观看 | 小黄鸭精品密入口导航| 亚洲影视九九影院在线观看| 国产精品99久久久久久久女警| 永久555www成人免费| 一区二区亚洲精品| 红桃视频亚洲| 一区在线免费| 亚洲人人精品| 亚洲国产天堂久久综合网| 激情久久一区| 亚洲精品美女久久7777777| 99re国产精品| 亚洲欧美三级在线| 久久久久九九九九| 香蕉国产精品偷在线观看不卡| 欧美一区二区在线免费播放| 久久gogo国模啪啪人体图| 欧美日一区二区在线观看| 国产精品久久久久久久久久三级| 国产美女精品在线| 亚洲大胆av| 亚洲校园激情| 久久一本综合频道|