亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

cPLD

cPLD采用CMOSEPROM、EEPROM、快閃存儲器和SRAM等編程技術,從而構成了高密度、高速度和低功耗的可編程邏輯器件。cPCI總線
  • 基于cPLD的VHDL語言數字鐘(含秒表)設計

    利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數碼管)之外的所有數字電路功能。所有數字邏輯功能都在cPLD器件上用VHDL語言實現。這樣設計具有體積小、設計周期短(設計過程中即可實現時序仿真)、調試方便、故障率低、修改升級容易等特點。 本設計采用自頂向下、混合輸入方式(原理圖輸入—頂層文件連接和VHDL語言輸入—各模塊程序設計)實現數字鐘的設計、下載和調試。

    標簽: cPLD VHDL 語言 數字

    上傳時間: 2013-10-24

    上傳用戶:古谷仁美

  • FPGA/cPLD與USB技術的無損圖像采集卡

    介紹了外置式USB無損圖像采集卡的設計和實現方案,它用于特殊場合的圖像處理及其相關領域。針對圖像傳輸的特點,結合FPCA/cPLD和USB技術,給出了硬件實現框圖,同時給出了PPGA/cPLD內部時序控制圖和USB程序流程圖,結合框圖和部分程序源代碼,具體講述了課題中遇到的難點和相應的解決方案。

    標簽: FPGA cPLD USB 圖像采集卡

    上傳時間: 2013-10-29

    上傳用戶:qw12

  • 基于cPLD的QDPSK調制解調電路設計

    為了在CDMA系統中更好地應用QDPSK數字調制方式,在分析四相相對移相(QDPSK)信號調制解調原理的基礎上,設計了一種QDPSK調制解調電路,它包括串并轉換、差分編碼、四相載波產生和選相、相干解調、差分譯碼和并串轉換電路。在MAX+PLUSⅡ軟件平臺上,進行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結果表明,調制電路能正確選相,解調電路輸出數據與QDPSK調制輸入數據完全一致,達到了預期的設計要求。 Abstract:  In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the cPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.

    標簽: QDPSK cPLD 調制解調 電路設計

    上傳時間: 2013-10-28

    上傳用戶:jyycc

  • cPLD器件在兩相混合式步進電動機驅動器中的應用

    文章詳細介紹了一種以Xilinx 公司生產的cPLD 器件XC9536 為核心來產生電機繞組參考電流, 進而實現具有繞組電流補償功能的兩相混合式步進電動機10 細分和50 細分運行方式的方法。實踐證明, 該方法可以有效地提高兩相混合式步進電動機系統的運行效果。

    標簽: cPLD 器件 中的應用 步進電動

    上傳時間: 2013-11-16

    上傳用戶:trepb001

  • 基于cPLD器件的現代數字系統設計方法

    摘要:介紹了一種利用cPLD芯片設計的數字鐘電路,該系統采用自頂向下的層次模塊化 設計手段構建電路,代表了BDA的發展趨勢。文中結合實例詳盡介紹了原理圖設計輸入方 式以及設計過程。    

    標簽: cPLD 器件 數字系統 設計方法

    上傳時間: 2013-10-09

    上傳用戶:15736969615

  • 用Xilinx cPLD作為電機控制器

    用Xilinx cPLD作為電機控制器

    標簽: Xilinx cPLD 電機控制器

    上傳時間: 2013-10-16

    上傳用戶:macarco

  • 基于cPLD FPGA的數字通信系統建模與設計

    本書主要介紹了基于cPLD/fpga的數字通信系統的設計原理與建模方法。從通信系統的組成、eda概述及建模的概念開始(第1~2章),圍繞數字通信系統的vhdl設計與建模兩條主線,講述了常用基本電路的建模與vhdl編程設計(第3章),詳細地介紹了數字通信基帶信號的編譯碼、復接與分接、同步信號提取、數字通信基帶和頻帶收發信系統、偽隨機序列與誤碼檢測等的原理、建模與vhdl編程設計方法(第4~9章)。全書主要是基于cPLD/fpga芯片和利用vhdl語言實現對數字通信單元及系統的建模與設計。 全書內容新穎,循序漸進,概念清晰,針對性和應用性強,既可作為高等院校通信與信息專業的高年級本科生教材或研究生的參考書,也可供科研人員及工程技術人員參考。

    標簽: cPLD FPGA 數字通信 系統建模

    上傳時間: 2014-01-03

    上傳用戶:tiantian

  • 基于cPLD的低功耗爆炸場溫度測試系統

    設計了基于cPLD的低功耗溫度存儲式測試系統;運用鎢錸熱電偶溫度傳感器匹配先進的電源管理模塊,并結合動態存儲測試技術,能夠應用于環境條件比較差的惡劣環境中,在可靠可信、微功耗的基礎上能得到較好的實驗數據。

    標簽: cPLD 低功耗 溫度測試系統

    上傳時間: 2013-11-02

    上傳用戶:huyiming139

  • 本設計的基本要求是以復雜可編程邏輯器件cPLD為基礎

    本設計的基本要求是以復雜可編程邏輯器件cPLD為基礎,通過在EDA系統軟件ispDesignExpert System 環境下進行數字系統設計,熟練掌握該環境下的功能仿真,時間仿真,管腳鎖定和芯片下載。 本系統基本上比較全面的模擬了計數式數字頻率計,廣泛應用于工業、民用等各個領域,具有一定的開發價值。

    標簽: cPLD 可編程邏輯器件

    上傳時間: 2015-01-11

    上傳用戶:王慶才

  • 嵌入式可編程器件cPLD的典型實例 壓縮包

    嵌入式可編程器件cPLD的典型實例 壓縮包,共計43個源碼文件。 使用ALTERA的 Muxplus 軟件即可編輯仿真 相關軟件可在教育網ftp下載[天網查詢,有很多站點提供]

    標簽: cPLD 嵌入式 可編程器件 典型

    上傳時間: 2015-01-14

    上傳用戶:894898248

主站蜘蛛池模板: 荆门市| 惠东县| 海林市| 北碚区| 会东县| 宣汉县| 云霄县| 桂东县| 石家庄市| 福清市| 高淳县| 太谷县| 罗山县| 神池县| 江川县| 宁化县| 班玛县| 德昌县| 土默特左旗| 竹北市| 新建县| 华坪县| 赞皇县| 施秉县| 苏尼特右旗| 大关县| 介休市| 乌鲁木齐县| 军事| 遵义市| 阜南县| 密云县| 阿克| 临漳县| 旺苍县| 永安市| 屯门区| 广安市| 石楼县| 抚州市| 黄平县|