設計了一種在500kHz內頻率任意可調、3.2瓦內功率任意可調、且具備工作過程頻率自動跟蹤的超聲電源。綜合應用AVR單片機與ddS頻率合成技術,能夠調節輸出頻率并驅動換能器的多階工作頻率;采用觸發器跟蹤與電流最大值等跟蹤方法,實現對換能器工作頻率的實時精確跟蹤,滿足壓電換能器的穩定諧振工作的要求。此外,本超聲電源具備多種波型輸出、 LCD顯示、鍵盤輸入、自動掃頻等多種功能,可應用于半導體芯片引線鍵合、醫療超聲、超聲金屬加工等領域。
標簽: AVR ddS 超聲波 電源研制
上傳時間: 2013-11-18
上傳用戶:思索的小白
目前利用ddS技術產生信號源的方法得到了廣泛的應用,ddS技術已經成為頻率合成技術的發展的主流方向!
標簽: FPGA ddS 移相 信號發生器
上傳時間: 2013-10-16
上傳用戶:xcy122677
首先介紹了采用直接數字頻率合成(ddS)技術的正弦信號發生器的基本原理和采用FPGA實現ddS信號發生器的基本方法,然后結合ddS的原理分析了采用ddS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對ddS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調的特點,重點提出了基于FPGA實現的ddS正弦信號發生器的兩種改進方法,經過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。
標簽: FPGA ddS 雜散分析
上傳時間: 2013-10-09
上傳用戶:ssj927211
基于FPGA和ddS技術的正弦信號發生器設計
標簽: FPGA ddS 正弦信號發生器
上傳時間: 2014-01-18
上傳用戶:hzakao
ddS
標簽: ddS
上傳時間: 2013-10-17
上傳用戶:fredguo
基于FPGA的傳統ddS方法優化設計
標簽: FPGA ddS 優化設計
上傳時間: 2014-12-28
上傳用戶:lmeeworm
基于ddS的多波形信號發生器設計
標簽: ddS 多波形 信號發生器
上傳時間: 2013-11-08
上傳用戶:kqc13037348641
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的ddS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的ddS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
標簽: FPGA ddS IP核 設計方案
上傳時間: 2013-11-06
上傳用戶:songkun
ddS的多功能正弦信號發生器設計下載
標簽: ddS 多功能 免費下載
上傳時間: 2013-10-31
上傳用戶:894898248
ddS的多功能信號發生器的設計下載
標簽: ddS 多功能 信號發生器
上傳時間: 2013-10-12
上傳用戶:zhaiyanzhong
蟲蟲下載站版權所有 京ICP備2021023401號-1