亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

f-i

  • 微帶天線[加]I.J.鮑爾

    微帶天線[加]I.J.鮑爾

    標簽: I.J. 微帶天線

    上傳時間: 2013-11-17

    上傳用戶:jhksyghr

  • 美升級臺灣F-16機載雷達的關鍵技術分析

    文章對美國升級臺灣F-16機載多功能雷達的技術進行了研究。首先介紹了有源電掃相控陣技術,該技術是提高雷達性能的關鍵所在。其次對多普勒銳化和合成孔徑技術進行了深入的討論,研究表明合成孔徑技術能更好地提高成像效果。最后分析了升級F-16帶來的不足,說明升級不能阻止國家的統一大業。

    標簽: 16 機載雷達 關鍵技術

    上傳時間: 2013-11-14

    上傳用戶:古谷仁美

  • C語言基礎教材

    目錄 C語言基礎知識  C 語言簡介  C 語言的特點…  C 語言的發展和標準化…數據類型、運算、表達式和編譯預處理  數據類型…  基本類型與數據表示  整數類型和整數的表示…  實數類型和實數的表示…  字符類型和字符的表示…  運算符、表達式與計算…  算術運算符  算術表達式  表達式的求值…  變量——概念、定義和使用…  變量的定義0  變量的使用:取值與賦值  預處理  文件包含命令…  宏定義與宏替換…邏輯判斷與運算…   關系運算和邏輯運算  復雜條件的描述0  i f語句循環控制  whi le語句  for語句…  循環程序常用的若干機制  增量和減量運算符(++、--)  逗號運算符  控制結構和控制語句  do-while循環結構…  流程控制語句…  goto語句…  開關語句…函數  概述…  函數定義和程序的函數分解…  函數定義…  函數調用…數組  數組的概念、定義和使用  數組變量定義…  數組的使用  數組的初始化…結構  結構(struct)  結構說明與變量定義  結構變量的初始化和使用  結構與函數  處理結構的函數0指針  指針的概念  指針操作…  指針作為函數的參數  與指針有關的一些問題…  指針與數組  指向數組元素的指針  基于指針運算的數組程序設計  數組參數與指針  字符指針與字符數組0

    標簽: C語言 教材

    上傳時間: 2013-11-16

    上傳用戶:asdkin

  • USB Anaslyst-I分析儀軟件

    USB Anaslyst-I分析儀軟件 安裝程序

    標簽: Anaslyst-I USB 分析儀 軟件

    上傳時間: 2013-10-09

    上傳用戶:qijian11056

  • USB Anaslyst-I分析儀軟件

    USB Anaslyst-I分析儀軟件 安裝程序

    標簽: Anaslyst-I USB 分析儀 軟件

    上傳時間: 2013-11-17

    上傳用戶:yczrl

  • Xilinx UltraScale:新一代架構滿足您的新一代架構需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-21

    上傳用戶:wxqman

  • XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接

    XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-06

    上傳用戶:wentianyou

  • 抑制△I噪聲的PCB設計方法

    抑制△I 噪聲一般需要從多方面著手, 但通過PCB 設計抑制△I 噪聲是有效的措施之一。如何通過PCB 設計抑制△I 噪聲是一個亟待深入研究的問題。在對△I 噪聲的產生、特點、主要危害等研究的基礎上, 討論了輻射干擾機理, 重點結合PCB 和EMC 研究的新進展, 研究了抑制△I 噪聲的PCB 設計方法。對通過PCB 設計抑制△I 噪聲的研究與應用具有指導作用。

    標簽: PCB 設計方法

    上傳時間: 2013-11-18

    上傳用戶:wweqas

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • Labview:字符串和文件I/O

    Labview:字符串和文件I/O

    標簽: Labview 字符串

    上傳時間: 2013-10-13

    上傳用戶:wmwai1314

主站蜘蛛池模板: 横山县| 霍山县| 通许县| 横山县| 若尔盖县| 诸城市| 清水县| 库伦旗| 鄂伦春自治旗| 南乐县| 台南市| 土默特左旗| 射洪县| 柯坪县| 肥西县| 沙田区| 清镇市| 环江| 张家川| 中江县| 红安县| 河津市| 桦甸市| 泉州市| 绥阳县| 沙河市| 安义县| 册亨县| 雷州市| 永胜县| 图片| 大安市| 武隆县| 江孜县| 江津市| 屏东县| 重庆市| 昭通市| 玛多县| 乌苏市| 牡丹江市|