亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga-jpeg-Verilog

  • 基于FPGA設(shè)計(jì)的sdram讀寫測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明 DR

    基于FPGA設(shè)計(jì)的sdram讀寫測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數(shù)據(jù)寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    標(biāo)簽: fpga sdram verilog quartus

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設(shè)計(jì)的vga顯示測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明 FPGA

    基于FPGA設(shè)計(jì)的vga顯示測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明,F(xiàn)PGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    標(biāo)簽: fpga vga顯示 verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:kingwide

  • FPGA片內(nèi)FIFO讀寫測試Verilog邏輯源碼Quartus工程文件+文檔說明 使用 FPGA

    FPGA片內(nèi)FIFO讀寫測試Verilog邏輯源碼Quartus工程文件+文檔說明,使用 FPGA 內(nèi)部的 FIFO 以及程序?qū)υ?FIFO 的數(shù)據(jù)讀寫操作。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////module fifo_test( input clk,           //50MHz時鐘 input rst_n              //復(fù)位信號,低電平有效 );//-----------------------------------------------------------localparam      W_IDLE      = 1;localparam      W_FIFO     = 2; localparam      R_IDLE      = 1;localparam      R_FIFO     = 2; reg[2:0]  write_state;reg[2:0]  next_write_state;reg[2:0]  read_state;reg[2:0]  next_read_state;reg[15:0] w_data;    //FIFO寫數(shù)據(jù)wire      wr_en;    //FIFO寫使能wire      rd_en;    //FIFO讀使能wire[15:0] r_data; //FIFO讀數(shù)據(jù)wire       full;  //FIFO滿信號 wire       empty;  //FIFO空信號 wire[8:0]  rd_data_count;  wire[8:0]  wr_data_count;  ///產(chǎn)生FIFO寫入的數(shù)據(jù)always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) write_state <= W_IDLE; else write_state <= next_write_state;endalways@(*)begin case(write_state) W_IDLE: if(empty == 1'b1)               //FIFO空, 開始寫FIFO next_write_state <= W_FIFO; else next_write_state <= W_IDLE; W_FIFO: if(full == 1'b1)                //FIFO滿 next_write_state <= W_IDLE; else next_write_state <= W_FIFO; default: next_write_state <= W_IDLE; endcaseendassign wr_en = (next_write_state == W_FIFO) ? 1'b1 : 1'b0; always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) w_data <= 16'd0; else    if (wr_en == 1'b1)     w_data <= w_data + 1'b1; else          w_data <= 16'd0; end///產(chǎn)生FIFO讀的數(shù)據(jù)always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) read_state <= R_IDLE; else read_state <= next_read_state;endalways@(*)begin case(read_state) R_IDLE: if(full == 1'b1)               //FIFO滿, 開始讀FIFO next_read_state <= R_FIFO; else next_read_state <= R_IDLE; R_FIFO: if(empty == 1'b1)   

    標(biāo)簽: fpga fifo verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:20125101110

  • 用Verilog實(shí)現(xiàn)的貪吃蛇游戲(基于FPGA開發(fā)板)講解

    該文檔為用Verilog實(shí)現(xiàn)的貪吃蛇游戲(基于FPGA開發(fā)板)講解文檔,是一份很不錯的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: verilog fpga

    上傳時間: 2022-01-19

    上傳用戶:1208020161

  • AD9764 14位DAC數(shù)據(jù)采集FPGA VERILOG 邏輯驅(qū)動Quatus prime 18.

    AD9764 14位DAC數(shù)據(jù)采集FPGA VERILOG 邏輯驅(qū)動Quatus prime 18.0完整工程文件,可以做為的設(shè)計(jì)參考。

    標(biāo)簽: ad9764 dac 數(shù)據(jù)采集 fpga verilog

    上傳時間: 2022-01-29

    上傳用戶:

  • ADS8329 Verilog fpga 驅(qū)動源碼 2.7V 至 5.5V 16 位 1MSPS 串

    ADS8329 Verilog fpga 驅(qū)動源碼,2.7V 至 5.5V 16 位 1MSPS 串行模數(shù)轉(zhuǎn)換器 ADC芯片ADS8329數(shù)據(jù)采集的verilog代碼,已經(jīng)用在工程中,可以做為你的設(shè)計(jì)參考。( input clock,  input timer_clk_r, input reset,  output reg sample_over,  output reg ad_convn,  input ad_eocn,  output reg ad_csn,  output reg ad_clk,  input ad_dout,  output reg ad_din,  output reg [15:0] ad_data_lock);reg [15:0] ad_data_old;reg [15:0] ad_data_new;  reg [19:0] ad_data_temp; reg [15:0] ad_data;reg [4:0]  ad_data_cnt;reg [4:0]  ad_spi_cnt; reg [5:0]  time_dly_cnt;   parameter [3:0] state_mac_IDLE = 0,                state_mac_0 = 1,                state_mac_1 = 2,                state_mac_2 = 3,                state_mac_3 = 4,                state_mac_4 = 5,                state_mac_5 = 6,                state_mac_6 = 7,     state_mac_7 = 8,                state_mac_8 = 9,                state_mac_9 = 10,     state_mac_10 = 11,                state_mac_11 = 12,                state_mac_12 = 13,     state_mac_13 = 14,                state_mac_14 = 15; reg [3:0] state_curr;reg [3:0] state_next;

    標(biāo)簽: ads8329 verilog fpga 驅(qū)動

    上傳時間: 2022-01-30

    上傳用戶:1208020161

  • FPGA Verilog HDL設(shè)計(jì)溫度傳感器ds18b20溫度讀取并通過lcd1620和數(shù)碼管顯示

    FPGA Verilog HDL設(shè)計(jì)溫度傳感器ds18b20溫度讀取并通過lcd1620和8位LED數(shù)碼管顯示的QUARTUS II 12.0工程文件,包括完整的設(shè)計(jì)文件.V源碼,可以做為你的學(xué)習(xí)及設(shè)計(jì)參考。module ds18b20lcd1602display ( Clk, Rst,      DQ,   //18B20數(shù)據(jù)端口 Txd,  //串口發(fā)送端口 LCD_Data, //lcd LCD_RS, LCD_RW, LCD_En, SMData, //數(shù)碼管段碼 SMCom   //數(shù)碼管位碼 );input Rst,Clk;output Txd,LCD_RS,LCD_En,LCD_RW;inout DQ;output[7:0] LCD_Data;output[7:0] SMData;output[3:0] SMCom;wire DataReady;//測溫完成信號wire [15:0] MeasureResult;//DS18B20測溫結(jié)果reg  [15:0] Temperature;//產(chǎn)生LCD的位碼和段碼LCD1602Display Gen_LCD(.resetin(Rst),.clkin(Clk),.Data16bIn(Temperature),.lcd_data(LCD_Data),.lcd_rs(LCD_RS),.lcd_rw(LCD_RW),.lcd_e(LCD_En)/*,.SMCom(SMCom)*/);//DS18B20測溫和發(fā)送  DS18B20 TmpMeasureAndTx(.Rst(Rst),.Clk(Clk),.DQ(DQ),.Txd(Txd),.FinishFlag(DataReady),.Data16b(MeasureResult));//產(chǎn)生數(shù)碼管的位碼和段碼SMDisplay Gen_SM(.Rst(Rst),.

    標(biāo)簽: fpga verilog hdl 溫度傳感器 ds18b20 lcd1620 數(shù)碼顯示

    上傳時間: 2022-01-30

    上傳用戶:

  • fpga驅(qū)動lcd液晶12864的verilog源程序

    fpga驅(qū)動lcd液晶12864的verilog源程序.適合新手學(xué)習(xí)參考

    標(biāo)簽: fpga lcd 液晶 verilog

    上傳時間: 2022-04-18

    上傳用戶:

  • verilog實(shí)現(xiàn)的FPGA三態(tài)以太網(wǎng)鏈路層通信代碼

    verilog實(shí)現(xiàn)的FPGA三態(tài)以太網(wǎng)鏈路層通信代碼.

    標(biāo)簽: verilog fpga 以太網(wǎng) 通信

    上傳時間: 2022-04-24

    上傳用戶:

  • FPGA重點(diǎn)難點(diǎn)匯總(Verilog)

    該文檔為FPGA重點(diǎn)難點(diǎn)匯總(Verilog)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………

    標(biāo)簽: fpga

    上傳時間: 2022-04-25

    上傳用戶:fliang

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲激情电影在线| 国产一区二区三区久久悠悠色av| 激情国产一区| 欧美精品一区二区视频| 久久久久久网址| 午夜久久tv| 1024成人| 红桃视频一区| 亚洲激情电影在线| 欧美手机在线视频| 亚洲欧美激情视频在线观看一区二区三区 | 欧美日韩一区二区在线观看视频| 性欧美长视频| 夜夜夜久久久| 日韩亚洲一区在线播放| 国产日韩一区在线| 欧美日韩三区四区| 欧美午夜视频网站| 欧美精品免费观看二区| 欧美精品在线观看一区二区| 久久在线视频在线| 久热精品在线视频| 久久综合亚州| 久久精品视频在线播放| 久久精品视频在线看| 久久国产一区| 亚洲欧美日本精品| 午夜精品久久久久久久99樱桃| 一区二区激情视频| 99精品视频免费| 日韩亚洲不卡在线| 亚洲视频一二| 亚洲天堂激情| 欧美在线999| 久久免费视频在线| 欧美精品二区三区四区免费看视频| 久久久亚洲精品一区二区三区 | 亚洲网站在线看| 国产精品99久久久久久久vr| 亚洲欧美卡通另类91av| 久久大香伊蕉在人线观看热2| 久久久国产成人精品| 一区久久精品| 欧美大片va欧美在线播放| 美女视频黄免费的久久| 欧美精品七区| 国产精品网站在线播放| 在线不卡中文字幕| 夜色激情一区二区| 欧美一区二区三区的| 久久一区二区三区四区五区| 欧美精品一区二区高清在线观看| 亚洲另类视频| 亚洲综合日韩在线| 久久视频在线看| 欧美日韩mv| 国产亚洲精品v| 亚洲激情成人网| 亚洲一区亚洲二区| 欧美在线观看一区二区| 欧美另类一区二区三区| 国产精品视频一| 亚洲高清资源| 99re热这里只有精品视频| 亚洲视频一二区| 久久精品国内一区二区三区| 欧美国产精品人人做人人爱| 国产日本欧美视频| 99ri日韩精品视频| 伊人久久噜噜噜躁狠狠躁| 亚洲另类一区二区| 久久免费视频在线观看| 国产精品hd| 99国产精品久久久| 亚洲香蕉伊综合在人在线视看| 久久亚洲精品一区| 欧美日韩在线视频首页| 在线观看亚洲一区| 午夜精品久久| 欧美色欧美亚洲高清在线视频| 激情91久久| 久久精品在线观看| 国产女优一区| 亚洲综合日韩在线| 国产精品久久久久久久久久免费 | 欧美福利视频一区| 国产亚洲亚洲| 蜜臀av国产精品久久久久| 亚洲欧美变态国产另类| 欧美一区在线直播| 欧美三区免费完整视频在线观看| 久久久噜噜噜久久狠狠50岁| 欧美特黄视频| 国产精品日日摸夜夜添夜夜av| 日韩五码在线| 欧美精品一区在线| 亚洲人久久久| 国精品一区二区| 欧美中文字幕| 国产精品亚洲人在线观看| 亚洲精品一区二区三区99| 久久久五月天| 亚洲第一区中文99精品| 国内精品视频在线观看| 久久精品一区| 在线观看免费视频综合| 亚洲欧美另类中文字幕| 国产精品一区一区三区| 日韩亚洲欧美成人一区| 国产麻豆精品theporn| 一区二区三区亚洲| 99视频精品免费观看| 欧美在线高清视频| 羞羞视频在线观看欧美| 国产精品国内视频| 激情欧美一区二区三区| 欧美精品麻豆| 欧美网站在线| 欧美天天在线| 日韩天堂av| 免费在线亚洲欧美| 亚洲人永久免费| 欧美日产国产成人免费图片| 99国产精品99久久久久久粉嫩| 欧美精品综合| 午夜激情一区| 国产精品自拍一区| 久久久久久一区二区| 伊人天天综合| 欧美亚洲自偷自偷| 国内免费精品永久在线视频| 久久综合九色综合欧美就去吻| 亚洲激情第一页| 欧美视频二区| 欧美专区亚洲专区| 在线观看成人av电影| 欧美风情在线观看| 亚洲砖区区免费| 亚洲精品黄色| 国产精品国产三级欧美二区| 欧美专区在线| 在线免费观看成人网| 欧美精品三级日韩久久| 亚洲欧美日韩成人| 在线日韩中文| 国产精品国产馆在线真实露脸| 久久精品午夜| 亚洲在线视频网站| 在线观看亚洲精品| 国产精品国产三级国产aⅴ浪潮| 欧美在线视频二区| 日韩亚洲欧美综合| 狠狠网亚洲精品| 国产精品久久久久久久免费软件| 老司机亚洲精品| 欧美一激情一区二区三区| 亚洲人体偷拍| 一区二区三区在线视频免费观看 | 欧美成人中文字幕| 亚洲自拍高清| 一区视频在线播放| 国产农村妇女毛片精品久久莱园子| 农村妇女精品| 久久久久这里只有精品| 亚洲一区二区网站| 日韩视频一区| 激情成人综合网| 国产日韩成人精品| 欧美日韩免费网站| 欧美成人蜜桃| 欧美成人精品在线播放| 久久精品二区亚洲w码| 亚洲色诱最新| 一本久久综合亚洲鲁鲁| 亚洲福利视频一区| 国产一区二区三区在线免费观看| 国产精品一二三四| 国产精品理论片在线观看| 欧美精品日韩精品| 欧美国产在线电影| 模特精品裸拍一区| 久久综合一区| 久久这里有精品视频| 久久精品一区二区三区四区 | 欧美一区二区免费视频| 亚洲一区区二区| 午夜精品国产精品大乳美女| 在线观看av不卡| 国产一区二区三区的电影| 国产精品羞羞答答| 国产欧美一区二区三区沐欲| 国产精品日韩二区| 欧美久久久久久久久久| 久久蜜桃资源一区二区老牛| 欧美呦呦网站| 亚洲综合色网站| 亚洲午夜伦理| 亚洲一区二区三区涩| 亚洲日本欧美在线| 91久久久一线二线三线品牌|