亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

full-duplex

  • This is one of java book.It is use full for you learn java

    This is one of java book.It is use full for you learn java

    標簽: java learn This is

    上傳時間: 2013-12-17

    上傳用戶:onewq

  • This is a helpfull to decypt the querystring and other use full information with help of my previou

    This is a helpfull to decypt the querystring and other use full information with help of my previous document

    標簽: information querystring helpfull previou

    上傳時間: 2013-12-29

    上傳用戶:kbnswdifs

  • 隔離升壓全橋DCDC變換器拓撲理論和控制技術研究.rar

    隔離升壓DC-DC變換器在電動汽車、儲能系統、可再生能源發電以及超導儲能系統等領域有廣闊的應用前景。本文以隔離升壓全橋變換器(Isolated Boost Full Bridge Converter,簡稱IBFBC)為研究對象,針對隔離升壓型變換器的拓撲結構、起動問題、隔離變壓器漏感問題、軟開關問題和輸入電感磁復位問題等進行了系統深入的研究,解決了這一類拓撲所共有技術問題。 提出了隔離升壓DC-DC變換器拓撲族,分析比較了各種拓撲的特點,確定了以IBFBC為研究對象。對IBFBC進行了詳細的穩態分析和小信號建模分析,為其分析、設計和搭建實驗平臺提供了電路理論基礎。 理論上分析了IBFBC起動時存在電流沖擊的原因。提出了二種數字化軟起動方案,該方案對主電路進行了改造,利用DSP能靈活產生PWM波的特點采用了新的控制策略,成功實現了該系統的軟起動。 理論上分析了IBFBC隔離變壓器漏感引起功率開關管關斷電壓尖峰的原因,采用了有源箝位的方法,有效的解決電壓尖峰問題。提出了帶有源箝位IBFBC的九種PWM控制策略,提出了一種控制型軟PWM方法,在不增加主電路元器件的基礎上,通過控制PWM的發生方法,實現了有源箝位功率開關管和橋臂功率開關管的零電壓開通。 從理論上分析了IBFBC輸入電感磁復位問題。在正常停機時提出了一種數字化軟停止的方法,控制變換器由Boost工作狀態逐漸過渡到Buck工作狀態,讓輸入電感存儲的能量逐漸釋放掉,最后停止工作。對于故障保護停機,采用了繞組磁復位的方法,把輸入電感設計成反激式變換器形式,突然停機時,電感中存儲的能量通過反激式繞組釋放到輸出端,這樣保護了變換器不會損壞。 給出了主電路關鍵器件參數的設計方法,設計了以DSP-TMS320F2407為核心的數字控制單元,編寫了DSP控制程序和CPLD邏輯處理程序。研制了一臺輸出功率5KW,輸入電壓直流24V,輸出電壓直流300V的IBFBC,通過全面的性能實驗驗證了理論分析和仿真結果。 本文立足于IBFBC的關鍵技術要求,并充分考慮工程應用中的實際因素,進行了理論分析和實驗研究,為實際系統方案設計提供理論依據,并已經在實際應用中得到驗證。

    標簽: DCDC 隔離 升壓

    上傳時間: 2013-04-24

    上傳用戶:lifevast

  • 輸入并聯輸出串聯組合變換器控制策略的研究.rar

    近些年來,隨著電力電子技術的發展,電力電子系統集成受到越來越多的關注,其中標準化模塊的串并聯技術成為研究熱點之一。輸入并聯輸出串聯型(Input-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個模塊輸入電流均分和輸出電壓均分之間的關系,在此基礎上提出一種輸出均壓控制方案,該方案對系統輸出電壓調節沒有影響。選擇移相控制全橋(Full-Bridge,FB)變換器作為基本模塊,對n個全橋模塊組成的IPOS組合變換器建立小信號數學模型,推導出采用輸出均壓控制方案的IPOS-FB系統的數學模型,該模型證明各模塊輸出均壓閉環不影響系統輸出電壓閉環的調節,給出了模塊輸出均壓閉環和系統輸出電壓閉環的補償網絡參數設計。對于IPOS組合變換器,采用交錯控制,由于電流紋波抵消效應,輸入濾波電容容量可大大減??;由于電壓紋波抵消作用,在相同的系統輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據所提出的輸出均壓控制策略,在實驗室研制了一臺由兩個1kW全橋模塊組成的IPOS-FB原理樣機,每個模塊輸入電壓為270V,輸出電壓為180V。并進行了仿真和實驗驗證,結果均表明本控制方案是正確有效的。

    標簽: 輸入 并聯 串聯

    上傳時間: 2013-06-17

    上傳用戶:cwyd0822

  • UCC28070 300W Interleaved PFC Pre-Regulator Design Review

    In higher power applications to utilize the full line power and reduce line currentharmonics

    標簽: Pre-Regulator Interleaved Design Review

    上傳時間: 2013-06-04

    上傳用戶:lepoke

  • eSP268 USB 2.0 Camera Bridge Controller

    eSP268 is a USB 2.0 High-speed (HS) and Full-speed (FS) compatible PC cameracontro

    標簽: Controller Camera Bridge eSP

    上傳時間: 2013-06-06

    上傳用戶:ice_qi

  • Altera公司QuartusII9.0 full license

    Altera公司的EPLD/FPGA開發工具最新版QuartusII9.0的所有License.

    標簽: QuartusII license Altera full

    上傳時間: 2013-07-09

    上傳用戶:zttztt2005

  • 高吞吐量LDPC碼編碼構造及其FPGA實現

    低密度校驗碼(LDPC,Low Density Parity Check Code)是一種性能接近香農極限的信道編碼,已被廣泛地采用到各種無線通信領域標準中,包括我國的數字電視地面傳輸標準、歐洲第二代衛星數字視頻廣播標準(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至將來4G通信系統中的核心技術之一。 當今LDPC碼構造的主流方向有兩個,分別是結合準循環(QC,Quasi Cyclic)移位結構的單次擴展構造和類似重復累積(RA,Repeat Accumulate)碼構造。相應地,主要的LDPC碼編碼算法有基于生成矩陣的算法和基于迭代譯碼的算法。基于生成矩陣的編碼算法吞吐量高,但是需要較多的寄存器和ROM資源;基于迭代譯碼的編碼算法實現簡單,但是吞吐量不高,且不容易構造高性能的好碼。 本文在研究了上述幾種碼構造和編碼算法之后,結合編譯碼器綜合實現的復雜度考慮,提出了一種切實可行的基于二次擴展(Dex,Duplex Expansion)的QC-LDPC碼構造方法,以實現高吞吐量的LDPC碼收發端;并且充分利用該類碼校驗矩陣準循環移位結構的特點,結合RU算法,提出了一種新編碼器的設計方案。 基于二次擴展的QC-LDPC碼構造方法,是通過對母矩陣先后進行亂序擴展(Pex,Permutation Expansion)和循環移位擴展(CSEx,Cyclic Shift Expansion)實現的。在此基礎上,為了實現可變碼長、可變碼率,一般編譯碼器需同時支持多個亂序擴展和循環移位擴展的擴展因子。本文所述二次擴展構造方法的特點在于,固定循環移位擴展的擴展因子大小不變,支持多個亂序擴展的擴展因子,使得譯碼器結構得以精簡;構造得到的碼字具有近似規則碼的結構,便于硬件實現;(偽)隨機生成的循環移位系數能夠提高碼字的誤碼性能,是對硬件實現和誤碼性能的一種折中。 新編碼器在很大程度上考慮了資源的復用,使得實現復雜度近似與碼長成正比。考慮到吞吐量的要求,新編碼器結構完全拋棄了RU算法中串行的前向替換(FS,Forward Substitution)模塊,同時簡化了流水線結構,由原先RU算法的6級降低為4級;為了縮短編碼延時,設計時安排每一級流水線計算所需的時鐘數大致相同。 這種碼字構造和編碼聯合設計方案具有以下優勢:相比RU算法,新方案對可變碼長、可變碼率的支持更靈活,吞吐量也更大;相比基于生成矩陣的編碼算法,新方案節省了50%以上的寄存器和ROM資源,單位資源下的吞吐量更大;相比類似重復累積碼結構的基于迭代譯碼的編碼算法,新方案使高性能LDPC碼的構造更為方便。以上結果都在Xilinx Virtex II pro 70 FPGA上得到驗證。 通過在實驗板上實測表明,上述基于二次擴展的QC-LDPC碼構造和相應的編碼方案能夠實現高吞吐量LDPC碼收發端,在實際應用中具有很高的價值。 目前,LDPC碼正向著非規則、自適應、信源信道及調制聯合編碼方向發展??鐚勇摵暇幋a的構造方法,及其對應的編碼算法,也必將成為信道編碼理論未來的研究重點。

    標簽: LDPC FPGA 吞吐量 編碼

    上傳時間: 2013-07-26

    上傳用戶:qoovoop

  • l298電機芯片驅動原理 (DUAL FULL-BRIDGE DRIVER)

    The L298 is an integratedmonolithic circuit in a 15- lead Multiwatt and PowerSO20 packages. It is a

    標簽: FULL-BRIDGE DRIVER l298 DUAL

    上傳時間: 2013-08-03

    上傳用戶:wendy15

  • DAC技術用語 (D/A Converters Defini

    Differential Nonlinearity: Ideally, any two adjacent digitalcodes correspond to output analog voltages that are exactlyone LSB apart. Differential non-linearity is a measure of theworst case deviation from the ideal 1 LSB step. For example,a DAC with a 1.5 LSB output change for a 1 LSB digital codechange exhibits 1⁄2 LSB differential non-linearity. Differentialnon-linearity may be expressed in fractional bits or as a percentageof full scale. A differential non-linearity greater than1 LSB will lead to a non-monotonic transfer function in aDAC.Gain Error (Full Scale Error): The difference between theoutput voltage (or current) with full scale input code and theideal voltage (or current) that should exist with a full scale inputcode.Gain Temperature Coefficient (Full Scale TemperatureCoefficient): Change in gain error divided by change in temperature.Usually expressed in parts per million per degreeCelsius (ppm/°C).Integral Nonlinearity (Linearity Error): Worst case deviationfrom the line between the endpoints (zero and full scale).Can be expressed as a percentage of full scale or in fractionof an LSB.LSB (Lease-Significant Bit): In a binary coded system thisis the bit that carries the smallest value or weight. Its value isthe full scale voltage (or current) divided by 2n, where n is theresolution of the converter.Monotonicity: A monotonic function has a slope whose signdoes not change. A monotonic DAC has an output thatchanges in the same direction (or remains constant) for eachincrease in the input code. the converse is true for decreasing codes.

    標簽: Converters Defini DAC

    上傳時間: 2013-10-30

    上傳用戶:stvnash

主站蜘蛛池模板: 宣城市| 南部县| 华池县| 阿拉善盟| 八宿县| 肥乡县| 育儿| 银川市| 长治市| 凌海市| 志丹县| 赣州市| 英超| 鄱阳县| 芒康县| 当涂县| 万盛区| 平利县| 二连浩特市| 大化| 抚松县| 广昌县| 尼木县| 历史| 阿荣旗| 蒙阴县| 沁阳市| 名山县| 原平市| 娱乐| 恩施市| 襄汾县| 金华市| 萨嘎县| 潜江市| 恩施市| 天长市| 阿鲁科尔沁旗| 西乌珠穆沁旗| 廊坊市| 黑山县|