This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOTE: the test bench cannot be simulated with DDR enabled because the Altera pads do not have the correct delay models. * How to program the flash prom with a FPGA programming file 1. Create a hex file of the programming file with Quartus. 2. Convert it to srecord and adjust the load address: objcopy --adjust-vma=0x800000 output_file.hexout -O srec fpga.srec 3. Program the flash memory using grmon: flash erase 0x800000 0xb00000 flash load fpga.srec
標(biāo)簽: Development Startix2 tailored Altera
上傳時(shí)間: 2014-01-19
上傳用戶:chongcongying
在信息處理中,特別是實(shí)時(shí)視頻圖像處理中,通常都要對(duì)實(shí)現(xiàn)視頻圖像進(jìn)行處理,而這首先必須設(shè)計(jì)大容量的存儲(chǔ)器,同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器SDRAM雖然有價(jià)格低廉、容量大等優(yōu)點(diǎn),但因SDRAM的控制結(jié)構(gòu)復(fù)雜,常用的方法是設(shè)計(jì)SDRAM通用控制器,這使得很多人不得不放棄使用SDRAM而使用價(jià)格昂貴的SRAM。為此,筆者在研究有關(guān)文獻(xiàn)的基礎(chǔ)上,根據(jù)具體情況提出一種獨(dú)特的方法,實(shí)現(xiàn)了對(duì)SDRAM的控制,并通過利用FPGA控制數(shù)據(jù)存取的順序來實(shí)現(xiàn)對(duì)數(shù)字視頻圖像的旋轉(zhuǎn),截取、平移等實(shí)時(shí)處理。
標(biāo)簽: 信息處理
上傳時(shí)間: 2015-12-05
上傳用戶:VRMMO
詳細(xì)描述了存儲(chǔ)器的基本結(jié)構(gòu),從最簡(jiǎn)單的單位存儲(chǔ)單元到復(fù)雜的SDRAM,是軟硬件設(shè)計(jì)師的最佳參考
標(biāo)簽: 存儲(chǔ)器 基本結(jié)構(gòu)
上傳時(shí)間: 2015-12-10
上傳用戶:ainimao
英培特ARM教學(xué)平臺(tái)EDUKIT-III,核心子板為s3c2410,在RH9下實(shí)現(xiàn)的sdram測(cè)試程序。
標(biāo)簽: EDUKIT-III ARM 教學(xué)平臺(tái)
上傳時(shí)間: 2013-12-22
上傳用戶:rishian
ARM7處理器的系統(tǒng)測(cè)試源碼,匯編和C組成,具有norflash、nandflash、sdram、LCD、IIC、232、NET、USB、RLT等功能,可組成一個(gè)完整的處理終端,當(dāng)然要有相應(yīng)的硬件支持,供大家參考!
標(biāo)簽: ARM7 處理器 系統(tǒng)測(cè)試 源碼
上傳時(shí)間: 2015-12-19
上傳用戶:zhaoq123
加強(qiáng)型S3C44B0原理圖,包括LCD,ETC、FLASH、SDRAM等
上傳時(shí)間: 2014-01-11
上傳用戶:alan-ee
(原創(chuàng))uboot在yl2410上的移植,此u-boot代碼在sdram、norflash或nandflash上都可啟動(dòng)運(yùn)行,附詳細(xì)說明文檔
上傳時(shí)間: 2015-12-25
上傳用戶:xcy122677
This example streams input from a ADC source to a DAC. An analog signal is acquired block-by-block into SDRAM from the ADC (an AD9244 in this example). The frames are then output with a one-frame delay to the DAC (an AD9744 in this example). In this example, no processing is done on the frames. They are passed unaltered.
標(biāo)簽: block-by-block acquired example streams
上傳時(shí)間: 2015-12-29
上傳用戶:bjgaofei
基于ARM的LINUX移植文檔,文檔很詳細(xì),很有用,分享給喜歡ARM和LINUX的朋友。ARM芯片:S3C2410,SDRAM:HY57V561620,NAND FLASH:K9F1208U0B,以太網(wǎng)芯片:CS8900A
上傳時(shí)間: 2014-11-26
上傳用戶:三人用菜
Atmel AT91SAM7SE256的一些基本驅(qū)動(dòng)代碼, 包括Link Files, 中斷源配置, SDRAM, USART, Timer等外設(shè)的驅(qū)動(dòng)代碼。可用于AT91SAM7SE系列處理器。
上傳時(shí)間: 2013-12-20
上傳用戶:zjf3110
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1